
Régulateurs multi-sorties compacts avec temporisateurs chien de garde et de supervision
Contrairement aux solutions de puissance discrète qui requièrent jusqu’à 14 composants et occupent jusqu’à 126 mm² sur le circuit imprimé, ces régulateurs à haut niveau d’intégration représentent une solution qui utilise seulement neuf composants et 50 mm², avec à la clé des performances et une fiabilité accrues pour un coût système en baisse.
Ces circuits offrent des solutions de gestion de la consommation idéalement conçues pour êtres associées aux circuits logiques programmables (FPGA), microprocesseurs et processeurs de signal numérique de milieu de gamme qui nécessitent des tensions de cœur, d’entrée/sortie et mémoire. Le temporisateur chien de garde intégré au régulateur ADP5041 assure une flexibilité accrue en surveillant l’intégrité de l’exécution du code dans les systèmes architecturés autour d’un processeur et en réinitialisant le processeur s’il ne parvient pas à répondre au cours d’un intervalle prédéfini. Ce régulateur dispose également d’un générateur de réinitialisation haute précision (±1,5 pourcent dans la plage de température), qui peut être programmé extérieurement pour surveiller les rails d’alimentation basse tension. Plusieurs options de commande sont disponibles en fonction des intervalles de déclenchement des temporisateurs chien de garde et de réinitialisation. De plus, il est doté d’un circuit spécial chargé de détecter une situation à trois états appliquée à l’entrée de rafraîchissement du chien de garde sur la broche WDI, généralement commandée par le port de sortie d’un processeur/DSP. Lorsque le processeur place ce port en mode trois états, le temporisateur de rafraîchissement du chien de garde est désactivé, ce qui empêche la réinitialisation du processeur par le chien de garde. Cette fonctionnalité est importante lorsque le processeur/DSP fonctionne en mode de veille, où le cœur est désactivé et le temporisateur chien de garde ne peut être rafraîchi.
Les deux circuits réduisent la dissipation thermique en utilisant des régulateurs à découpage haut rendement avec une efficacité énergétique buck qui peut atteindre 96 pourcent. Pour les circuits analogiques à faible niveau de bruit, les régulateurs LDO préservent un taux de réjection de l’alimentation (PSRR) supérieur à 60 dB avec des fréquences atteignant 10 kHz sous une tension de sécurité peu élevée. Ils délivrent également une alimentation sur trois rails (un régulateur buck à 1,2 A et deux LDO à 300 mA) avec des tensions de sortie réglables, ce qui permet de fixer les tensions de sortie facilement à l’aide d’un réseau diviseur résistif externe. La fréquence de découpage du régulateur buck de 3 MHz autorise l’utilisation de petites inductances en céramique, ce qui réduit davantage encore les dimensions et le coût. Grâce à ces caractéristiques, l’ADP5041 et l’ADP5040 peuvent être modifiés rapidement et aisément pour convenir à un grand nombre d’applications présentant des délais de conception réduits, telles que les équipements industriels et les appareils médicaux portables.