Record du monde pour un FPGA de plus de 9 millions de cellules
Avec 35 milliards de transistors, le VU19P fournit la densité logique et le nombre d’entrées / sorties le plus élevé sur un seul composant jamais construit, permettant ainsi l’émulation et le prototypage des technologies ASIC et SoC les plus avancées de demain, ainsi que de tester des applications dans les domaines des mesures, des calculs, des réseaux, de l’aérospatiale et des technologies de l’information et des applications liées à la défense.
Avec 9 millions de cellules logiques système, jusqu’à 1,5 terabits par seconde de bande passante mémoire DDR4 et jusqu’à 4,5 terabits par seconde de bande passante émetteur-récepteur et plus de 2 000 E / S utilisateur, le nouveau FPGA permet le prototypage et l’émulation des SoC les plus complexes d’aujourd’hui ainsi que le développement d’algorithmes complexes émergents tels que ceux utilisés pour l’intelligence artificielle, l’apprentissage automatique, le traitement vidéo et la fusion de capteurs. Le VU19P est 1,6 fois plus grand que son prédécesseur et qil était auparavant le plus grand FPGA du secteur – le FPGA 20 nm Virtex UltraScale.
«Le VU19P permet aux développeurs d’accélérer la validation du matériel et de commencer l’intégration logicielle avant que leur ASIC ou leur SoC ne soit disponible», a déclaré Sumit Shah, directrice principale, Marketing et gestion de la ligne de produits, Xilinx. “Il s’agit de notre troisième génération de FPGA records. Premièrement, le Virtex-7 2000T, suivi du Virtex UltraScale VU440, et maintenant du Virtex UltraScale + VU19P. Mais ceci est plus que la technologie du silicium; nous fournissons des flux d’outils robustes et éprouvés ainsi que l’IP pour le prendre en charge. «
Le VU19P s’appuie sur un ensemble complet d’outils de débogage, de visibilité et IP, offrant aux clients une plate-forme de développement complète pour la conception et la validation rapides d’applications et de technologies de nouvelle génération. La co-validation matérielle et logicielle permet aux développeurs de créer des logiciels et d’implémenter des fonctionnalités personnalisées avant que des pièces physiques ne soient disponibles. De plus, le flux de conception peut être co-optimisé en utilisant Xilinx Vivado® Design Suite, qui permet de réduire les coûts et les risques en fabrication, ainsi que d’améliorer l’efficacité et le délai de mise sur le marché. Le VU19P sera disponible à l’automne 2020.
à lire également:
Les FPGAs ont des défauts de sécurité inhérents
Hardwarebee permet aux ingénieurs de faire le meilleur choix entre FPGA ou ASIC
FPGA SoC à architecture RISC-V
Intel va racheter eASIC le pionnier des ASIC structurés
Xilinx – www.xilinx.com