MENU

Les premiers buffers d’horloge et multiplexeurs PCIe Gen6 de l’industrie

Les premiers buffers d’horloge et multiplexeurs PCIe Gen6 de l’industrie

Nouveaux produits |
Par Alain Dieul



Les 11 nouveaux buffers d’horloge et 4 nouveaux multiplexeurs proposés par Renesas complètent les générateurs d’horloge à faible jitter 9SQ440, 9FGV1002 et 9FGV1006 de Renesas pour offrir aux clients une solution de timing PCIe Gen6 complète pour les centres de données, le cloud computing, la mise en réseau et le haut débit des applications industrielles.

La norme PCIe Gen6 prend en charge des débits de données extrêmement élevés de 64 GT/s tout en nécessitant des performances de jitter d’horloge très faibles inférieures à 100 fs RMS. Les nouveaux buffers d’horloge RC190xx et les multiplexeurs RC192xx de Renesas ont des spécifications de jitter additif PCIe Gen6 de seulement 4fs RMS, ce qui les rend pratiquement sans bruit, et donc des conceptions client à l’épreuve du temps pour la prochaine génération de normes de l’industrie.

« Le timing PCIe Gen6 sera au cœur des nouveaux équipements des centres de données, des réseaux à haut débit et d’autres applications », a déclaré Zaher Baidas, vice-président de la division des produits de timing chez Renesas. « Comme nous l’avons fait pour les générations précédentes, Renesas fournit à ses clients la première solution de timing pour activer ces nouveaux systèmes plus performants. Nos clients savent que nous avons l’expertise technique et la connaissance du marché pour garantir que leurs produits seront également en mesure de répondre aux exigences futures. »

« En fournissant la première solution de timing discrète pour PCIe Gen6, Renesas permet à ses clients de développer la prochaine génération de systèmes hautes performances », a déclaré Rich Wawrzyniak, analyste principal pour Semico Research. « Il sera intéressant de voir les implémentations innovantes qui résulteront de cette nouvelle capacité, en particulier si l’on considère comment les solutions pour le marché émergent des puces commencent à évoluer, avec le besoin d’augmenter la vitesse et la bande passante comme constante sous-jacente. »

www.renesas.com/clocks.

www.renesas.com/pcietiming

Si vous avez apprécié cet article, vous aimerez les suivants : ne les manquez pas en vous abonnant à :    ECI sur Google News

Partager:

Articles liés
10s