MENU

Convertisseur N/A 16 bits avec entrée série JESD204

Convertisseur N/A 16 bits avec entrée série JESD204

Nouveaux produits |
Par eeNews Europe



Les FPGA sont de plus en plus utilisés en tant que processeurs dans un grand nombre d’applications de transmission de données sans fil et filaires, les radars, l’avionique et l’imagerie médicale. Ils présentent de nombreux avantages tels que développement de systèmes simplifié, délais de mise sur le marché raccourcis, vitesse de traitement accrue et possibilité de programmation à la volée. Cependant, dans le cas des applications de conversion de données haute résolution dont le débit est supérieur à 1 Géch/seconde, les échanges de données bidirectionnels effectués avec les FPGA posent un problème de conception, en raison du débit limité de l’interface, de la complexité des interconnexions et des exigences d’encombrement sur les cartes d’interface parallèle. L’entrée série JESD204 a été spécialement conçue pour remédier à ces contraintes en définissant une interface série robuste à haut débit, à la fois évolutive et capable de prendre en charge des débits pouvant atteindre plusieurs Gbits/s.

Conforme au standard JESD204A, ce convertisseur affiche une fréquence d’échantillonnage élevée et une large plage dynamique, ce qui permet de générer plusieurs porteuses jusqu’à la fréquence de Nyquist. Il inclut des fonctions telles qu’un oscillateur à commande numérique (NCO) 32 bits intégré qui assure le placement flexible de la fréquence intermédiaire, une modulation numérique complexe et une compensation de gain et de décalage. Grâce à un port série quadrifilaire, une interface est utilisée pour la programmation et la lecture des fonctions et paramètres internes au système.

Présenté en boîtier LFCSP 56 contacts, ce circuit est compatible avec les standards de communications sans fil GSM, WCDMA, TD-SCDMA, CDMA2000, WiMAX et LTE. Ses sorties analogiques sont optimisées pour s’interfacer en toute transparence avec des modulateurs en quadrature analogiques tels que la série propriétaire F-MOD ADL537x et le tampon horloge/données ADCLK914 qui le commande avec une gigue en entrée d’horloge de 110 fs. Parmi les autres composants complémentaires figurent le modulateur en quadrature ADRF6702 et le mélangeur RF ADRF6602. Le convertisseur est également proposé sur une carte d’évaluation mezzanine au standard FMC pour connectivité directe avec les plates-formes de développement FPGA de Xilinx.

 

www.analog.com/AD9128

Si vous avez apprécié cet article, vous aimerez les suivants : ne les manquez pas en vous abonnant à :    ECI sur Google News

Partager:

Articles liés
10s