La technologie BAW de TI garantit une gigue ultra faible sur les signaux d’horloge des réseaux à grande vitesse

Par Texas Instruments
Download White Paper
Share:

Les dispositifs de synchronisation basés sur des boucles à asservissement de phase numériques (DPLL, Digital Phase-Locked Loop) sont des composants essentiels des réseaux de communication. Ils génèrent des signaux d’horloge précis et les transmettent aux différents sous-systèmes à partir des signaux transmis par le réseau. Le schéma simplifié de la Figure 1 montre comment ils sont utilisés dans les cartes de synchronisation et de ligne des équipements de communication classiques, tels que les routeurs et les commutateurs. Conformément aux normes applicables, notamment l’ITU-T G.8262, les dispositifs de synchronisation de réseau détectent les signaux d’horloge invalides en entrée, filtrent les dérapages et assurent des fonctions de commutation et de maintien du signal sans perturbations. Les signaux d’horloge à faible bruit de phase sont générés à partir d’une boucle à asservissement de phase analogique (APLL, Analog Phase-Locked Loop) associée à un oscillateur de référence à quartz externe (XO), compensé en température (TCXO) ou thermostaté (OCXO). Read More



Disclaimer: by clicking on this button, you accept that your data might be communicated to this company. If you do not want us to communicate your data, please update your details on your profile

Download White Paper
White Papers
10s