MENU

SEALSQ et Lattice unifient TPM et FPGA pour accélérer la sécurité post quantique dans les systèmes embarqués

SEALSQ et Lattice unifient TPM et FPGA pour accélérer la sécurité post quantique dans les systèmes embarqués

Actualité générale |
Par NicolasFeste



Une architecture TPM‑FPGA unifiée pour une résilience quantique de bout en bout

SEALSQ dévoile une collaboration stratégique avec Lattice Semiconductor visant à intégrer des fonctions avancées de sécurité post‑quantique (PQC) directement dans certaines solutions FPGA du constructeur.

Cette initiative répond aux exigences croissantes des environnements edge computing, des infrastructures critiques et des appareils embarqués qui devront résister aux futures attaques quantiques.

Une alliance stratégique pour renforcer la sécurité matérielle

SEALSQ apporte à Lattice :

  • son expertise en Root‑of‑Trust (RoT) et modules TPM,
  • ses solutions matérielles sécurisées QVault TPM et QS7001,
  • son savoir‑faire en cryptographie post‑quantique conforme aux références du NIST.

Lattice contribue :

  • ses FPGA faible consommation et haute sécurité,
  • des architectures programmables adaptées aux systèmes industriels, IoT et edge,
  • une intégration optimale dans des plateformes embarquées compactes.

Une preuve de faisabilité (PoC) déjà opérationnelle

La démonstration intègre :

  • un FPGA sécurisé Lattice,
  • un Root‑of‑Trust QVault TPM basé sur la PQC,
  • la solution QS7001.

Cette PoC valide la faisabilité technique d’une intégration directe de la cryptographie post‑quantique à l’intérieur d’une architecture FPGA — une première étape essentielle vers des dispositifs autonomes capables de résister aux menaces quantiques.

Vers des systèmes FPGA‑TPM prêts pour le futur

Cette architecture unifiée :

  • élimine la dépendance à des composants externes pour les fonctions de confiance,
  • améliore la résilience face aux attaques classiques et quantiques,
  • réduit la complexité d’intégration pour les développeurs,
  • ouvre la voie à des plateformes sécurisées edge‑to‑cloud.

Bernard Vian, Directeur Général de SEALSQ : « Cette collaboration s’inscrit dans notre volonté d’étendre notre leadership en sécurité post‑quantique à l’ensemble de l’industrie. »

Eric Sivertson, VP Sécurité chez Lattice : « Nous renforçons notre portefeuille pour permettre à nos clients d’atteindre la résilience quantique avec un niveau d’assurance élevé. »

Une initiative alignée avec le programme “Year of Quantum Security 2026”

Cette collaboration s’inscrit dans le cadre du mouvement YQS2026 lancé à Washington :
un effort collectif des acteurs industriels, institutionnels et académiques pour faire de la sécurité post‑quantique un pilier central de la gouvernance numérique.

SEALSQ et Lattice y contribuent activement en anticipant les futures exigences réglementaires (NIST, CNSA 2.0, Cyber Resilience Act).

La transition vers la sécurité post‑quantique s’accélère — et elle commence dans le matériel.
Avec cette architecture unifiée TPM‑FPGA, les entreprises peuvent dès aujourd’hui :

  • anticiper les cybermenaces quantiques,
  • renforcer la sécurité des systèmes edge et IoT,
  • développer des plateformes résistantes pour les 10 à 15 prochaines années,
  • simplifier l’intégration de mécanismes PQC dans leurs designs FPGA.

SEALSQ | Lattice

Si vous avez apprécié cet article, vous aimerez les suivants : ne les manquez pas en vous abonnant à :    ECI sur Google News

Partager:

Articles liés
10s