Le JEDEC dévoile de nouvelles normes de mémoire pour le HPC et l’IA
La » JEDEC Solid State Technology Association » a annoncé l’arrivée de nouvelles normes pour les modules de mémoire avancés conçus pour alimenter la prochaine génération d’applications de calcul à haute performance et d’intelligence artificielle.
Le JEDEC a révélé des détails essentiels sur ses prochaines normes pour les modules de mémoire double en ligne à rangs multiples DDR5 (MRDIMM) et un module de mémoire à compression (CAMM) de nouvelle génération pour la LPDDR6. Les nouveaux MRDIMM et CAMM pour LPDDR6 sont prêts à révolutionner l’industrie avec une largeur de bande et une capacité de mémoire inégalées.
Nouvelle conception de module
Les MRDIMM DDR5 offrent une nouvelle conception innovante et performante de module de mémoire afin d’améliorer les taux de transfert de données et les performances globales du système. Le multiplexage permet de combiner et de transmettre plusieurs signaux de données sur un seul canal, ce qui augmente drastiquement la bande passante sans nécessiter de connexions physiques supplémentaires, avec en plus l’offre d’une mise à niveau transparente de la bande passante pour permettre aux applications de dépasser les débits de données des modules DDR5 RDIMM.
Parmi les autres caractéristiques prévues, citons
- Compatibilité de la plateforme avec les RDIMM pour une configuration flexible de la bande passante pour l’utilisateur final.
- Utilisation de composants DIMM DDR5 standard, y compris DRAM, facteur de forme DIMM et brochage, SPD, PMIC et TS pour faciliter l’adoption.
- Mise à l’échelle rapide des E/S grâce à la capacité du processus logique RCD/DB.
- Exploiter l’écosystème LRDIMM existant pour l’infrastructure de conception et de test.
- Prise en charge de la mise à l’échelle multigénérationnelle vers DDR5-EOL
La norme JEDEC MRDIMM devrait permettre de doubler la bande passante de pointe de la DRAM native, ce qui permettra aux applications de dépasser les débits de données actuels et d’atteindre de nouveaux niveaux de performance. Elle conserve les mêmes caractéristiques de capacité, de fiabilité, de disponibilité et de facilité d’entretien (RAS) que la norme JEDEC RDIMM. Le comité vise à doubler la bande passante à 12,8 Gbps et à augmenter la vitesse des connexions Le MRDIMM est prévu pour prendre en charge plus de deux rangs et est conçu pour utiliser des composants DIMM DDR5 standard, ce qui garantit la compatibilité avec les systèmes RDIMM conventionnels.
Des plans sont en cours pour un facteur de forme Tall MRDIMM afin d’offrir une bande passante et une capacité plus élevées sans modifier le boîtier DRAM. Ce facteur de forme innovant et plus haut permettra de doubler le nombre de boîtiers DRAM à puce unique montés sur le module DIMM sans qu’il soit nécessaire d’utiliser des boîtiers 3DS.
Dans le prolongement de la norme JEDEC JESD318 CAMM2 Memory Module, JC-45 développe un module CAMM de nouvelle génération pour LPDDR6 visant une vitesse maximale supérieure à 14,4 GT/s. Comme prévu, le module offrira également un sous-canal de 24 bits, un canal de 48 bits et un réseau de connecteurs.
Les deux projets sont en cours de développement au sein du comité JC-45 du JEDEC pour les modules DRAM.
Suivre ECInews sur Google news