MENU

Horloges faible gigue pour centres de données et infrastructures Internet

Horloges faible gigue pour centres de données et infrastructures Internet

Nouveaux produits |
Par eeNews Europe



Ces composants mono puce à gigue ultra faible combinent de la synthèse d’horloge et une fonctionnalité d’atténuation de gigue pour réduire le coût et la complexité des équipements à destination des réseaux optiques, des infrastructures sans fil, de l’accès/agrégation à large bande, du Carrier Ethernet, du test et de la mesure, et des équipements de centre de données ou d’entreprise tels que les routeurs périphériques, les commutateurs, les équipements de stockage et les serveurs.

L’explosion de la demande pour plus de bande passante et la complexité toujours croissante des infrastructures Internet et des systèmes de centre de données imposent la mise à disposition d’une large variété d’horloges de différentes caractéristiques pour les fréquences, le format des signaux et le niveau de tension. Les exigences extrêmes en termes de performances au niveau de la gigue, afin de pouvoir supporter les taux de transfert de données les plus élevés pour les réseaux 10/40/100G, sont également un sujet de préoccupation majeure. Etant donné la flexibilité limitée et le faible niveau d’intégration des solutions traditionnelles d’horloges, les concepteurs de matériel sont parfois contraints d’utiliser une combinaison onéreuse et compliquée de générateurs d’horloge, d’atténuateurs de gigue, d’oscillateurs et de registres tampons pour réaliser leurs arbres d’horloges. Afin de répondre à ces impératifs industriels, les nouveaux atténuateurs de gigue et générateurs d’horloge Si534x de Silicon Labs bénéficient d’une flexibilité en fréquence sans précédent et d’une intégration " clock-tree-on-a-chip ", fournissant ainsi une solution efficace et économique qui combine toutes les fonctionnalités liées au système d’horloge pour les réunir en un circuit intégré unique.


Silicon Labs propose les atténuateurs de gigue Si5347/46/45/44/42 et les générateurs d’horloge Si5341/40 pour constituer une plateforme, configurable via I2C, qui réunit des caractéristiques exceptionnelles dans l’industrie grâce à ses excellentes capacités de décalage en fréquence et la meilleure performance d’atténuation de gigue (100 fs RMS) du marché. En utilisant jusqu’à quatre PLL d’atténuation de gigue indépendants et jusqu’à cinq synthétiseurs fractionnels MultiSynth à gigue ultra faible, la famille Si534x est capable de générer jusqu’à dix sorties assurant toutes les combinaisons de fréquences entre 100 Hz et 800 Hz dans une large gamme de formats ( LVPECL, LVDS, CML, HCSL et LVCMOS), sélectionnables par l’utilisateur. Ce niveau exceptionnel d’intégration et de flexibilité de fréquences élimine les multiples IC d’horloge et autres composants discrets pour la conversion de niveau, les filtres de boucle et d’alimentation, ce qui réduit le coût en composant (BOM) ainsi que la  complexité tout en fournissant une marge supérieure à 50% sur les spécifications de gigue très contraignantes dans les réseaux 10/40/100G.

www.silabs.com/timing

Si vous avez apprécié cet article, vous aimerez les suivants : ne les manquez pas en vous abonnant à :    ECI sur Google News

Partager:

Articles liés
10s