MENU

Altera fournit la première interface pour le circuit Bandwidth Engine de MoSys

Altera fournit la première interface pour le circuit Bandwidth Engine de MoSys

Par eeNews Europe



Altera est membre fondateur de la MoSys GigaChip Alliance, regroupant des entreprises de semiconducteurs collaborant pour permettre des communications puce-à-puce série hautement efficaces dans la nouvelle génération de systèmes de stockage, réseau et informatiques de hautes performances. L’interface GigaChip s’appuie sur la technologie transceiver pour fournir des communications puce-à-puce très performantes. MoSys a utilisé le FPGA Stratix IV GT pour développer l’interface GigaChip grâce à la disponibilité de la technologie transceiver haute performance d’Altera.
L’interface GigaChip est une interface série basse consommation short reach (transmission à moins de 30m) qui permet de hautes performances, un haut débit, un faible temps de latence et une efficacité élevée. Le FPGA Stratix IV GT prend en charge l’interface GigaChip au travers du contrôleur mémoire soft de  l’équipement, pour une plus grande flexibilité au niveau du design et les 11,3 Gbps de transceiver. Le fait de prendre en charge l’interface GigaChip par les FPGA Stratix IV GT, permet aux clients d’accroître les performances du système tout en diminuant le coût de la carte et le nombre de broches.
www.altera.com/stratix4
www.mosys.com

 

Si vous avez apprécié cet article, vous aimerez les suivants : ne les manquez pas en vous abonnant à :    ECI sur Google News

Partager:

10s