MENU

Optimiser la fabricabilité des cartes électroniques

Optimiser la fabricabilité des cartes électroniques

Par Alain Dieul



Cette approche permet de réduire les reprises, de raccourcir les cycles de conception et d’accélérer le lancement de nouveaux produits. Avec la technologie Cadence DesignTrue DFM (Design For Manufacturability), les clients réduisent de moitié, voire de deux tiers, le nombre de questions techniques (TQ) formulées par les fabricants grâce à l’utilisation de règles sur mesure d’isolement, de couronnes minimales, des caractéristiques du cuivre et des masques, dans le but de vérifier que les cartes sont correctement conçues dès la première fois.
La solution Cadence DesignTrue DFM signale en temps réel les violations de règles de fabrication au cours du processus d’implantation des circuits imprimés aux utilisateurs des outils de conception Allegro et OrCAD de Cadence. Avec tous les autres outils de conception de circuits imprimés, les concepteurs doivent attendre la fin du processus de conception pour valider le processus DFM en sortie de fabrication, avec à la clé de fréquentes reprises et des retards importants.
Neuf fabricants de circuits imprimés ont déjà rejoint le programme de partenariat Cadence DesignTrue, ce qui leur permet de distribuer leurs règles de fabrication aux clients de Cadence : Bay Area Circuits, CircuitHub, Mass Design, Multek, OSH Park, Rocket EMS, Sierra Circuits, Tempo Automation et Würth Elektronik. 

www.cadence.com/go/designtrueportals.

Cadence annonce la certification de son flot complet d’outils numériques pour la technologie FD-SOI en 22 nm

Cadence accélère les cycles de conception des cartes

Un partenariat Cadence et ArcSoft

 

Si vous avez apprécié cet article, vous aimerez les suivants : ne les manquez pas en vous abonnant à :    ECI sur Google News

Partager:

10s