MENU

Design de référence pour protéger les FPGA Xilinx Spartan

Design de référence pour protéger les FPGA Xilinx Spartan

Nouveaux produits |
Par eeNews Europe



Le principe de sécurité nécessite que des clefs secrètes soient chargées dans le prédiffusé et dans la mémoire sécurisée 1-Wire. Le noyau de référence Maxim se superpose de manière transparente au dispositif Spartan-6; il utilise moins de 5% des ressources en cellules logiques et facilite le chargement des clefs secrètes dans le réseau prédiffusé. Maxim peut également préprogrammer le DS28E01-100 avant livraison avec des clés fournies par le client.
"Grâce au dispositif de sécurité 1-Wire, DS28E01-100 de Maxim, les clients de Xilinx peuvent facilement ajouter un niveau de sécurité supplémentaire à leurs projets. Si la cible aujourd’hui sont les familles Spartan-6 de Xilinx, la solution est tout aussi bien utilisable avec les familles Artix-7, Kintex-7, Virtex-7 ou Zynq-7000", déclare Jim Burnham, Directeur Marketing pour les plateformes Zynq, Virtex-4, -5, et -6, Spartan et les kits et cartes de développement CPLD, chez Xilinx.

Si vous avez apprécié cet article, vous aimerez les suivants : ne les manquez pas en vous abonnant à :    ECI sur Google News

Partager:

Articles liés
10s