{"id":23014,"date":"2016-04-08T07:00:00","date_gmt":"2016-04-08T07:00:00","guid":{"rendered":"https:\/\/\/white_papers\/comprendre-comment-une-nouvelle-architecture-fpga-peut-ameliorer-les-performances-de-debit\/"},"modified":"2022-01-26T15:13:34","modified_gmt":"2022-01-26T15:13:34","slug":"comprendre-comment-une-nouvelle-architecture-fpga-peut-ameliorer-les-performances-de-debit","status":"publish","type":"white_papers","link":"https:\/\/www.ecinews.fr\/fr\/white_papers\/comprendre-comment-une-nouvelle-architecture-fpga-peut-ameliorer-les-performances-de-debit\/","title":{"rendered":"Comprendre comment une nouvelle architecture FPGA peut am\u00e9liorer les performances de d\u00e9bit"},"content":{"rendered":"","protected":false},"excerpt":{"rendered":"<p>Afin de suivre le rythme tr\u00e8s soutenu de la demande pour des composants toujours plus performants, la conception de nouveaux circuits int\u00e9gr\u00e9s doit garder plusieurs longueurs d&rsquo;avance pour avoir \u00e0 disposition des produits r\u00e9pondant parfaitement aux exigences du march\u00e9. Bien que tous les secteurs de la conception des semi-conducteurs subissent ces fortes attentes, il n&rsquo;y en a aucun o\u00f9 la pression soit aussi grande que dans le domaine du traitement \u00e0 haute performance. En effet, il impose de fournir une bande passante r\u00e9seau et des d\u00e9bits qui augmentent de fa\u00e7on exponentielle. Dans ce secteur, de nombreux syst\u00e8mes utilisent des FPGA pour d\u00e9livrer les performances attendues. Cependant, m\u00eame avec des architectures avanc\u00e9es, les concepteurs ne peuvent trouver de solutions qu\u2019en impl\u00e9mentant sur la puce des bus  extr\u00eamement larges, cette largeur atteignant souvent jusqu&rsquo;\u00e0 2048 bits.<\/p>\n","protected":false},"featured_media":23016,"template":"","tags":[],"company":[865],"wp_category":[],"ppma_author":[],"class_list":["post-23014","white_papers","type-white_papers","status-publish","has-post-thumbnail","hentry","company-altera"],"acf":[],"yoast_head":"<title>Comprendre comment une nouvelle architecture FPGA peut am\u00e9lior...<\/title>\n<meta name=\"description\" content=\"Afin de suivre le rythme tr\u00e8s soutenu de la demande pour des composants toujours plus performants, la conception de nouveaux circuits int\u00e9gr\u00e9s doit garder...\" \/>\n<meta name=\"robots\" content=\"index, follow, max-snippet:-1, max-image-preview:large, max-video-preview:-1\" \/>\n<link rel=\"canonical\" href=\"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/white_papers\/23014\/\" \/>\n<meta property=\"og:locale\" content=\"fr_FR\" \/>\n<meta property=\"og:type\" content=\"article\" \/>\n<meta property=\"og:title\" content=\"Comprendre comment une nouvelle architecture FPGA peut am\u00e9liorer les performances de d\u00e9bit\" \/>\n<meta property=\"og:description\" content=\"Afin de suivre le rythme tr\u00e8s soutenu de la demande pour des composants toujours plus performants, la conception de nouveaux circuits int\u00e9gr\u00e9s doit garder plusieurs longueurs d&#039;avance pour avoir \u00e0 disposition des produits r\u00e9pondant parfaitement aux exigences du march\u00e9. Bien que tous les secteurs de la conception des semi-conducteurs subissent ces fortes attentes, il n&#039;y en a aucun o\u00f9 la pression soit aussi grande que dans le domaine du traitement \u00e0 haute performance. En effet, il impose de fournir une bande passante r\u00e9seau et des d\u00e9bits qui augmentent de fa\u00e7on exponentielle. Dans ce secteur, de nombreux syst\u00e8mes utilisent des FPGA pour d\u00e9livrer les performances attendues. Cependant, m\u00eame avec des architectures avanc\u00e9es, les concepteurs ne peuvent trouver de solutions qu\u2019en impl\u00e9mentant sur la puce des bus extr\u00eamement larges, cette largeur atteignant souvent jusqu&#039;\u00e0 2048 bits.\" \/>\n<meta property=\"og:url\" content=\"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/white_papers\/23014\/\" \/>\n<meta property=\"og:site_name\" content=\"EENewsEurope\" \/>\n<meta property=\"article:modified_time\" content=\"2022-01-26T15:13:34+00:00\" \/>\n<meta property=\"og:image\" content=\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/import\/default\/files\/eci4941_altera-scaled.jpg\" \/>\n\t<meta property=\"og:image:width\" content=\"2560\" \/>\n\t<meta property=\"og:image:height\" content=\"1920\" \/>\n\t<meta property=\"og:image:type\" content=\"image\/jpeg\" \/>\n<meta name=\"twitter:card\" content=\"summary_large_image\" \/>\n<script type=\"application\/ld+json\" class=\"yoast-schema-graph\">{\"@context\":\"https:\/\/schema.org\",\"@graph\":[{\"@type\":\"WebPage\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/white_papers\/comprendre-comment-une-nouvelle-architecture-fpga-peut-ameliorer-les-performances-de-debit\/\",\"url\":\"https:\/\/www.ecinews.fr\/fr\/white_papers\/comprendre-comment-une-nouvelle-architecture-fpga-peut-ameliorer-les-performances-de-debit\/\",\"name\":\"Comprendre comment une nouvelle architecture FPGA peut am\u00e9liorer les performances de d\u00e9bit -\",\"isPartOf\":{\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#website\"},\"datePublished\":\"2016-04-08T07:00:00+00:00\",\"dateModified\":\"2022-01-26T15:13:34+00:00\",\"breadcrumb\":{\"@id\":\"https:\/\/www.ecinews.fr\/fr\/white_papers\/comprendre-comment-une-nouvelle-architecture-fpga-peut-ameliorer-les-performances-de-debit\/#breadcrumb\"},\"inLanguage\":\"fr-FR\",\"potentialAction\":[{\"@type\":\"ReadAction\",\"target\":[\"https:\/\/www.ecinews.fr\/fr\/white_papers\/comprendre-comment-une-nouvelle-architecture-fpga-peut-ameliorer-les-performances-de-debit\/\"]}]},{\"@type\":\"BreadcrumbList\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/white_papers\/comprendre-comment-une-nouvelle-architecture-fpga-peut-ameliorer-les-performances-de-debit\/#breadcrumb\",\"itemListElement\":[{\"@type\":\"ListItem\",\"position\":1,\"name\":\"Home\",\"item\":\"https:\/\/www.ecinews.fr\/fr\/\"},{\"@type\":\"ListItem\",\"position\":2,\"name\":\"Comprendre comment une nouvelle architecture FPGA peut am\u00e9liorer les performances de d\u00e9bit\"}]},{\"@type\":\"WebSite\",\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#website\",\"url\":\"https:\/\/www.eenewseurope.com\/en\/\",\"name\":\"EENewsEurope\",\"description\":\"Just another WordPress site\",\"publisher\":{\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#organization\"},\"potentialAction\":[{\"@type\":\"SearchAction\",\"target\":{\"@type\":\"EntryPoint\",\"urlTemplate\":\"https:\/\/www.eenewseurope.com\/en\/?s={search_term_string}\"},\"query-input\":\"required name=search_term_string\"}],\"inLanguage\":\"fr-FR\"},{\"@type\":\"Organization\",\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#organization\",\"name\":\"EENewsEurope\",\"url\":\"https:\/\/www.eenewseurope.com\/en\/\",\"logo\":{\"@type\":\"ImageObject\",\"inLanguage\":\"fr-FR\",\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#\/schema\/logo\/image\/\",\"url\":\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg\",\"contentUrl\":\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg\",\"width\":283,\"height\":113,\"caption\":\"EENewsEurope\"},\"image\":{\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#\/schema\/logo\/image\/\"}}]}<\/script>","yoast_head_json":{"title":"Comprendre comment une nouvelle architecture FPGA peut am\u00e9lior...","description":"Afin de suivre le rythme tr\u00e8s soutenu de la demande pour des composants toujours plus performants, la conception de nouveaux circuits int\u00e9gr\u00e9s doit garder...","robots":{"index":"index","follow":"follow","max-snippet":"max-snippet:-1","max-image-preview":"max-image-preview:large","max-video-preview":"max-video-preview:-1"},"canonical":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/white_papers\/23014\/","og_locale":"fr_FR","og_type":"article","og_title":"Comprendre comment une nouvelle architecture FPGA peut am\u00e9liorer les performances de d\u00e9bit","og_description":"Afin de suivre le rythme tr\u00e8s soutenu de la demande pour des composants toujours plus performants, la conception de nouveaux circuits int\u00e9gr\u00e9s doit garder plusieurs longueurs d'avance pour avoir \u00e0 disposition des produits r\u00e9pondant parfaitement aux exigences du march\u00e9. Bien que tous les secteurs de la conception des semi-conducteurs subissent ces fortes attentes, il n'y en a aucun o\u00f9 la pression soit aussi grande que dans le domaine du traitement \u00e0 haute performance. En effet, il impose de fournir une bande passante r\u00e9seau et des d\u00e9bits qui augmentent de fa\u00e7on exponentielle. Dans ce secteur, de nombreux syst\u00e8mes utilisent des FPGA pour d\u00e9livrer les performances attendues. Cependant, m\u00eame avec des architectures avanc\u00e9es, les concepteurs ne peuvent trouver de solutions qu\u2019en impl\u00e9mentant sur la puce des bus extr\u00eamement larges, cette largeur atteignant souvent jusqu'\u00e0 2048 bits.","og_url":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/white_papers\/23014\/","og_site_name":"EENewsEurope","article_modified_time":"2022-01-26T15:13:34+00:00","og_image":[{"width":2560,"height":1920,"url":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/import\/default\/files\/eci4941_altera-scaled.jpg","type":"image\/jpeg"}],"twitter_card":"summary_large_image","schema":{"@context":"https:\/\/schema.org","@graph":[{"@type":"WebPage","@id":"https:\/\/www.ecinews.fr\/fr\/white_papers\/comprendre-comment-une-nouvelle-architecture-fpga-peut-ameliorer-les-performances-de-debit\/","url":"https:\/\/www.ecinews.fr\/fr\/white_papers\/comprendre-comment-une-nouvelle-architecture-fpga-peut-ameliorer-les-performances-de-debit\/","name":"Comprendre comment une nouvelle architecture FPGA peut am\u00e9liorer les performances de d\u00e9bit -","isPartOf":{"@id":"https:\/\/www.eenewseurope.com\/en\/#website"},"datePublished":"2016-04-08T07:00:00+00:00","dateModified":"2022-01-26T15:13:34+00:00","breadcrumb":{"@id":"https:\/\/www.ecinews.fr\/fr\/white_papers\/comprendre-comment-une-nouvelle-architecture-fpga-peut-ameliorer-les-performances-de-debit\/#breadcrumb"},"inLanguage":"fr-FR","potentialAction":[{"@type":"ReadAction","target":["https:\/\/www.ecinews.fr\/fr\/white_papers\/comprendre-comment-une-nouvelle-architecture-fpga-peut-ameliorer-les-performances-de-debit\/"]}]},{"@type":"BreadcrumbList","@id":"https:\/\/www.ecinews.fr\/fr\/white_papers\/comprendre-comment-une-nouvelle-architecture-fpga-peut-ameliorer-les-performances-de-debit\/#breadcrumb","itemListElement":[{"@type":"ListItem","position":1,"name":"Home","item":"https:\/\/www.ecinews.fr\/fr\/"},{"@type":"ListItem","position":2,"name":"Comprendre comment une nouvelle architecture FPGA peut am\u00e9liorer les performances de d\u00e9bit"}]},{"@type":"WebSite","@id":"https:\/\/www.eenewseurope.com\/en\/#website","url":"https:\/\/www.eenewseurope.com\/en\/","name":"EENewsEurope","description":"Just another WordPress site","publisher":{"@id":"https:\/\/www.eenewseurope.com\/en\/#organization"},"potentialAction":[{"@type":"SearchAction","target":{"@type":"EntryPoint","urlTemplate":"https:\/\/www.eenewseurope.com\/en\/?s={search_term_string}"},"query-input":"required name=search_term_string"}],"inLanguage":"fr-FR"},{"@type":"Organization","@id":"https:\/\/www.eenewseurope.com\/en\/#organization","name":"EENewsEurope","url":"https:\/\/www.eenewseurope.com\/en\/","logo":{"@type":"ImageObject","inLanguage":"fr-FR","@id":"https:\/\/www.eenewseurope.com\/en\/#\/schema\/logo\/image\/","url":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg","contentUrl":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg","width":283,"height":113,"caption":"EENewsEurope"},"image":{"@id":"https:\/\/www.eenewseurope.com\/en\/#\/schema\/logo\/image\/"}}]}},"_links":{"self":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/white_papers\/23014"}],"collection":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/white_papers"}],"about":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/types\/white_papers"}],"wp:featuredmedia":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/media\/23016"}],"wp:attachment":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/media?parent=23014"}],"wp:term":[{"taxonomy":"post_tag","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/tags?post=23014"},{"taxonomy":"company","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/company?post=23014"},{"taxonomy":"wp_category","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/wp_category?post=23014"},{"taxonomy":"author","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/ppma_author?post=23014"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}