{"id":458266,"date":"2024-08-14T09:15:58","date_gmt":"2024-08-14T07:15:58","guid":{"rendered":"https:\/\/www.eenewseurope.com\/?p=458266"},"modified":"2024-08-14T11:40:52","modified_gmt":"2024-08-14T09:40:52","slug":"akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip","status":"publish","type":"post","link":"https:\/\/www.ecinews.fr\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/","title":{"rendered":"Akeana RISC-V s&rsquo;attaque \u00e0 l&rsquo;ensemble des IP ARM"},"content":{"rendered":"<h3>Une startup am\u00e9ricaine est sortie de son mode furtif avec une base de donn\u00e9es capable de g\u00e9n\u00e9rer des c\u0153urs de CPU RISC-V sur toute la gamme des performances, des microcontr\u00f4leurs aux centres de donn\u00e9es.<\/h3>\n<p>Akeana cherche \u00e0 s&rsquo;attaquer directement \u00e0 ARM avec plusieurs familles de c\u0153urs RISC-V, des unit\u00e9s de gestion de la m\u00e9moire, des contr\u00f4leurs d&rsquo;interruption et des interconnexions, tous g\u00e9n\u00e9r\u00e9s \u00e0 partir d&rsquo;une seule base de donn\u00e9es System Verilog, y compris des moteurs matriciels et des moteurs vectoriels pour les acc\u00e9l\u00e9rateurs d&rsquo;intelligence artificielle.<\/p>\n<p>\u00ab\u00a0Nous sortons de la clandestinit\u00e9 avec ce que nous pensons \u00eatre le seul processeur RISC-V dot\u00e9 de la gamme de c\u0153urs Neoverse\u00a0\u00bb, a d\u00e9clar\u00e9 Rabin Sugumar, PDG d&rsquo;Akeana, \u00e0 eeNews Europe. \u00ab\u00a0Nous pensons qu&rsquo;il s&rsquo;agit d&rsquo;une perc\u00e9e dans l&rsquo;industrie, nous ne pensons pas que cela ait \u00e9t\u00e9 fait auparavant avec cette gamme de c\u0153urs \u00e0 partir d&rsquo;une seule base de donn\u00e9es.<\/p>\n<p>Au cours des trois derni\u00e8res ann\u00e9es, l&rsquo;entreprise a lev\u00e9 100 millions de dollars aupr\u00e8s d&rsquo;investisseurs exp\u00e9riment\u00e9s, Mayfield et Kleiner Perkins, et emploie 150 personnes, dont la moiti\u00e9 aux \u00c9tats-Unis et l&rsquo;autre en Asie.<\/p>\n<ul>\n<li><a href=\"https:\/\/www.eenewseurope.com\/en\/risc-v-international-details-recent-ratifications\/\">Ratifications r\u00e9centes de RISC-V<\/a><\/li>\n<li><a href=\"https:\/\/www.eenewseurope.com\/en\/edge-ai-to-help-risc-v-to-take-25-of-processor-market\/\">L&rsquo;IA va aider RISC-V \u00e0 conqu\u00e9rir 25 % du march\u00e9 des processeurs <\/a><\/li>\n<li><a href=\"https:\/\/www.eenewseurope.com\/en\/sifive-announces-4th-generation-of-risc-v-essential-ip-for-embedded-applications\/\">SiFive pr\u00e9sente la quatri\u00e8me g\u00e9n\u00e9ration d&rsquo;IP RISC-V<\/a><\/li>\n<\/ul>\n<p>\u00ab\u00a0Nous sommes une entreprise de propri\u00e9t\u00e9 intellectuelle pure\u00a0\u00bb, d\u00e9clare Sugumar. \u00ab\u00a0Les innovations sont un tr\u00e8s large ensemble de droits de propri\u00e9t\u00e9 intellectuelle \u00e0 faible co\u00fbt d&rsquo;exploitation, ce qui nous permet de poursuivre le d\u00e9veloppement \u00e0 faible co\u00fbt d&rsquo;exploitation et de r\u00e9ussir avec une petite part de march\u00e9.<\/p>\n<p>\u00ab\u00a0Pour ARM ou MIPS, il existe une \u00e9quipe distincte pour chaque c\u0153ur, ce qui fait qu&rsquo;il y a beaucoup d&rsquo;\u00e9quipes. Tous nos c\u0153urs sont issus d&rsquo;une base de donn\u00e9es hautement configurable avec des id\u00e9es innovantes sur la mani\u00e8re de proc\u00e9der, depuis les petits microcontr\u00f4leurs jusqu&rsquo;au c\u0153ur V2 Neoverse. S&rsquo;il y a un bogue ou un probl\u00e8me de synchronisation, nous le corrigeons une fois.<\/p>\n<p>Le compilateur est s\u00e9par\u00e9 et n&rsquo;est pas g\u00e9n\u00e9r\u00e9 par la base de donn\u00e9es, ce qui est diff\u00e9rent des approches adopt\u00e9es par Tensilica ou Codasip. Mais le compilateur open source gcc-03 est suffisamment bon, estime Sugumar.<\/p>\n<p>\u00ab\u00a0Nous pouvons donc couvrir toute la gamme d&rsquo;ARM avec une petite \u00e9quipe\u00a0\u00bb, a-t-il d\u00e9clar\u00e9. \u00ab\u00a0La configurabilit\u00e9 est ce qui permet de r\u00e9duire les co\u00fbts d&rsquo;exploitation, mais les clients ne veulent pas d&rsquo;une base de donn\u00e9es configurable, car ils ne savent pas quoi en faire.<\/p>\n<p>Akeana a donc produit trois s\u00e9ries de c\u0153urs RISC-V, et les c\u0153urs individuels peuvent \u00eatre personnalis\u00e9s pour des applications particuli\u00e8res.<\/p>\n<p>La s\u00e9rie 100 : une gamme de processeurs hautement configurables dot\u00e9s de c\u0153urs RISC-V 32 bits \u00e0 un seul thread qui prend en charge des applications allant des microcontr\u00f4leurs int\u00e9gr\u00e9s aux passerelles de p\u00e9riph\u00e9rie et aux appareils informatiques personnels.<\/p>\n<p>La gamme de processeurs de la s\u00e9rie 1000 comprend des c\u0153urs RISC-V 64 bits et un MMU pour prendre en charge des syst\u00e8mes d&rsquo;exploitation riches, tout en conservant une faible consommation et en n\u00e9cessitant une faible surface d&rsquo;implantation. Ces processeurs prennent en charge les pipelines avec ou sans ordre, le multithreading, l&rsquo;extension vectorielle, l&rsquo;extension de l&rsquo;hyperviseur et d&rsquo;autres extensions qui font partie des profils RISC-V r\u00e9cents et \u00e0 venir, ainsi que des extensions optionnelles de calcul de l&rsquo;intelligence artificielle, en ex\u00e9cutant quatre threads par cycle.<\/p>\n<p>La s\u00e9rie 5000 fournit des c\u0153urs de processeur 64 bits \u00e0 12 \u00e9tages de d\u00e9sordre plus performants avec des moteurs vectoriels de 512 bits et 4 threads par cycle pour les ordinateurs portables, les centres de donn\u00e9es et l&rsquo;infrastructure en cloud. Ces processeurs sont compatibles avec la s\u00e9rie 1000 d&rsquo;Akeana, mais avec des performances beaucoup plus \u00e9lev\u00e9es pour les threads uniques, afin de rivaliser avec la s\u00e9rie X d&rsquo;ARM.<\/p>\n<p>Il y a dix noyaux dans les trois familles, mais les modifications peuvent \u00eatre apport\u00e9es en quelques semaines et sont incluses dans la base de donn\u00e9es pour les autres noyaux, pr\u00e9cise-t-il.<\/p>\n<p>Le processeur System IP : une collection de blocs IP n\u00e9cessaires \u00e0 la cr\u00e9ation de SoCs processeurs, incluant un Coherent Cluster Cache, I\/O MMU, et Interrupt Controller IPs. De plus, Akeana fournit des IP Scalable Mesh et Coherence Hub (compatibles avec AMBA CHI) pour construire de grands sous-syst\u00e8mes de calcul coh\u00e9rents pour les centres de donn\u00e9es et d&rsquo;autres cas d&rsquo;utilisation.<\/p>\n<p>Un moteur de calcul matriciel IA d\u00e9charge les op\u00e9rations de multiplication matricielle pour l&rsquo;acc\u00e9l\u00e9ration de l&rsquo;IA. Configurable en taille et prenant en charge diff\u00e9rents types de donn\u00e9es, il peut \u00eatre attach\u00e9 au bloc de cache du cluster coh\u00e9rent comme un c\u0153ur pour un partage optimal des donn\u00e9es.<\/p>\n<p>\u00ab\u00a0Nous avons des c\u0153urs bas de gamme, mais c&rsquo;est dans les c\u0153urs haut de gamme que se trouve l&rsquo;argent et que la diff\u00e9renciation est importante\u00a0\u00bb, explique Bruno Putman, vice-pr\u00e9sident des ventes et du d\u00e9veloppement chez Akeana, \u00e0 eeNews Europe: ECInews. \u00ab\u00a0Pour l&rsquo;instant, le march\u00e9 des c\u0153urs tr\u00e8s haut de gamme (Neoverse V2) n&rsquo;existe pas, mais les Neoverse N1 et N2 sont probablement plus int\u00e9ressants pour les applications mobiles.<\/p>\n<p>L&rsquo;accent est mis sur les grappes de c\u0153urs avec l&rsquo;interconnexion CHI et mesh pour les conceptions de syst\u00e8mes sur puce (SoC) afin de fournir des performances plut\u00f4t que des chiplets. \u00ab\u00a0Pour l&rsquo;instant, nous faisons de l&rsquo;IP, donc si un client vient nous voir et veut un chiplet, nous l&rsquo;envisagerons, mais ce n&rsquo;est pas encore le cas, mais nous avons int\u00e9gr\u00e9 l&rsquo;UCIe pour les protocoles chiplet\u00a0\u00bb, a d\u00e9clar\u00e9 Sugumar.<\/p>\n<p>L&rsquo;entreprise propose trois options pour l&rsquo;IP aux clients disposant d&rsquo;une version Akeana de l&rsquo;\u00e9mulateur Qemu. L&rsquo;\u00e9mulateur Cadence Palladium, et nous apportons des c\u0153urs sur des FPGA.<\/p>\n<p>\u00ab\u00a0Nous pr\u00e9voyons des lancements dans le courant de l&rsquo;ann\u00e9e ou l&rsquo;ann\u00e9e prochaine, pour de petites grappes Android destin\u00e9es \u00e0 un v\u00eatement, pour des applications de r\u00e9seau n\u00e9cessitant des c\u0153urs de performance et des grappes de r\u00e9seau multic\u0153ur, et pour l&rsquo;intelligence artificielle o\u00f9 les c\u0153urs de commande avec les extensions vectorielles agissent comme moteur d&rsquo;intelligence artificielle\u00a0\u00bb, a d\u00e9clar\u00e9 M. Sugumar.<\/p>\n<p>L&rsquo;entreprise commence \u00e9galement \u00e0 d\u00e9velopper un syst\u00e8me de certification pour l&rsquo;industrie automobile.<\/p>\n<p><a href=\"http:\/\/www.akeana.com\">www.akeana.com<\/a><\/p>\n","protected":false},"excerpt":{"rendered":"<p>Une startup am\u00e9ricaine est sortie de son mode furtif avec une base de donn\u00e9es capable de g\u00e9n\u00e9rer des c\u0153urs de CPU RISC-V sur toute la gamme des performances, des microcontr\u00f4leurs aux centres de donn\u00e9es. Akeana cherche \u00e0 s&rsquo;attaquer directement \u00e0 ARM avec plusieurs familles de c\u0153urs RISC-V, des unit\u00e9s de gestion de la m\u00e9moire, des [&hellip;]<\/p>\n","protected":false},"author":40,"featured_media":458241,"comment_status":"closed","ping_status":"closed","sticky":false,"template":"","format":"standard","meta":{"_acf_changed":false,"footnotes":""},"categories":[883],"tags":[3679,2456,899,3302,906,1674,3641],"domains":[47],"ppma_author":[3640,6199],"class_list":["post-458266","post","type-post","status-publish","format-standard","has-post-thumbnail","hentry","category-technologies","tag-ai-fr","tag-arm-fr","tag-eda-cad-tools-fr","tag-ip-fr","tag-mpus-mcus-fr","tag-risc-v-2","tag-risc-v-fr","domains-electronique-eci"],"acf":[],"yoast_head":"<title>Akeana RISC-V s&#039;attaque \u00e0 l&#039;ensemble des IP ARM ...<\/title>\n<meta name=\"description\" content=\"Akeana a d\u00e9velopp\u00e9 des c\u0153urs de processeurs RISC-V \u00e0 partir de microcontr\u00f4leurs jusqu&#039;au centre de donn\u00e9es, afin de concurrencer ARM.\" \/>\n<meta name=\"robots\" content=\"index, follow, max-snippet:-1, max-image-preview:large, max-video-preview:-1\" \/>\n<link rel=\"canonical\" href=\"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/458266\/\" \/>\n<meta property=\"og:locale\" content=\"fr_FR\" \/>\n<meta property=\"og:type\" content=\"article\" \/>\n<meta property=\"og:title\" content=\"Akeana RISC-V s&#039;attaque \u00e0 l&#039;ensemble des IP ARM\" \/>\n<meta property=\"og:description\" content=\"Akeana a d\u00e9velopp\u00e9 des c\u0153urs de processeurs RISC-V \u00e0 partir de microcontr\u00f4leurs jusqu&#039;au centre de donn\u00e9es, afin de concurrencer ARM.\" \/>\n<meta property=\"og:url\" content=\"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/458266\/\" \/>\n<meta property=\"og:site_name\" content=\"EENewsEurope\" \/>\n<meta property=\"article:published_time\" content=\"2024-08-14T07:15:58+00:00\" \/>\n<meta property=\"article:modified_time\" content=\"2024-08-14T09:40:52+00:00\" \/>\n<meta property=\"og:image\" content=\"https:\/\/www.eenewseurope.com\/wp-content\/uploads\/2024\/08\/Screenshot-2024-08-13-192248.png\" \/>\n\t<meta property=\"og:image:width\" content=\"750\" \/>\n\t<meta property=\"og:image:height\" content=\"657\" \/>\n\t<meta property=\"og:image:type\" content=\"image\/png\" \/>\n<meta name=\"author\" content=\"Nick Flaherty, A Delapalisse\" \/>\n<meta name=\"twitter:card\" content=\"summary_large_image\" \/>\n<meta name=\"twitter:label1\" content=\"Written by\" \/>\n\t<meta name=\"twitter:data1\" content=\"A Delapalisse\" \/>\n\t<meta name=\"twitter:label2\" content=\"Est. reading time\" \/>\n\t<meta name=\"twitter:data2\" content=\"5 minutes\" \/>\n<script type=\"application\/ld+json\" class=\"yoast-schema-graph\">{\"@context\":\"https:\/\/schema.org\",\"@graph\":[{\"@type\":\"Article\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/#article\",\"isPartOf\":{\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/\"},\"author\":{\"name\":\"A Delapalisse\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/person\/4b3db5ba5c953c5fddeb226df86d8635\"},\"headline\":\"Akeana RISC-V s&rsquo;attaque \u00e0 l&rsquo;ensemble des IP ARM\",\"datePublished\":\"2024-08-14T07:15:58+00:00\",\"dateModified\":\"2024-08-14T09:40:52+00:00\",\"mainEntityOfPage\":{\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/\"},\"wordCount\":1150,\"publisher\":{\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#organization\"},\"keywords\":[\"AI\",\"Arm\",\"EDA &amp; CAD tools\",\"IP\",\"MPUs\/MCUs\",\"RISC-V\",\"RISC-V\"],\"articleSection\":[\"Technologies\"],\"inLanguage\":\"fr-FR\"},{\"@type\":\"WebPage\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/\",\"url\":\"https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/\",\"name\":\"Akeana RISC-V s'attaque \u00e0 l'ensemble des IP ARM -\",\"isPartOf\":{\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#website\"},\"datePublished\":\"2024-08-14T07:15:58+00:00\",\"dateModified\":\"2024-08-14T09:40:52+00:00\",\"description\":\"Akeana a d\u00e9velopp\u00e9 des c\u0153urs de processeurs RISC-V \u00e0 partir de microcontr\u00f4leurs jusqu'au centre de donn\u00e9es, afin de concurrencer ARM.\",\"breadcrumb\":{\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/#breadcrumb\"},\"inLanguage\":\"fr-FR\",\"potentialAction\":[{\"@type\":\"ReadAction\",\"target\":[\"https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/\"]}]},{\"@type\":\"BreadcrumbList\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/#breadcrumb\",\"itemListElement\":[{\"@type\":\"ListItem\",\"position\":1,\"name\":\"Home\",\"item\":\"https:\/\/test.eenewseurope.com\/fr\/\"},{\"@type\":\"ListItem\",\"position\":2,\"name\":\"Akeana RISC-V s&rsquo;attaque \u00e0 l&rsquo;ensemble des IP ARM\"}]},{\"@type\":\"WebSite\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#website\",\"url\":\"https:\/\/www.eenewseurope.com\/fr\/\",\"name\":\"EENewsEurope\",\"description\":\"Just another WordPress site\",\"publisher\":{\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#organization\"},\"potentialAction\":[{\"@type\":\"SearchAction\",\"target\":{\"@type\":\"EntryPoint\",\"urlTemplate\":\"https:\/\/www.eenewseurope.com\/fr\/?s={search_term_string}\"},\"query-input\":\"required name=search_term_string\"}],\"inLanguage\":\"fr-FR\"},{\"@type\":\"Organization\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#organization\",\"name\":\"EENewsEurope\",\"url\":\"https:\/\/www.eenewseurope.com\/fr\/\",\"logo\":{\"@type\":\"ImageObject\",\"inLanguage\":\"fr-FR\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/logo\/image\/\",\"url\":\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg\",\"contentUrl\":\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg\",\"width\":283,\"height\":113,\"caption\":\"EENewsEurope\"},\"image\":{\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/logo\/image\/\"}},{\"@type\":\"Person\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/person\/4b3db5ba5c953c5fddeb226df86d8635\",\"name\":\"A Delapalisse\",\"image\":{\"@type\":\"ImageObject\",\"inLanguage\":\"fr-FR\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/person\/image\/09af0e1236b95ff53924b8dfe5af278e\",\"url\":\"https:\/\/secure.gravatar.com\/avatar\/010f811c0933b47aea7e9204117b17c6?s=96&d=mm&r=g\",\"contentUrl\":\"https:\/\/secure.gravatar.com\/avatar\/010f811c0933b47aea7e9204117b17c6?s=96&d=mm&r=g\",\"caption\":\"A Delapalisse\"}}]}<\/script>","yoast_head_json":{"title":"Akeana RISC-V s'attaque \u00e0 l'ensemble des IP ARM ...","description":"Akeana a d\u00e9velopp\u00e9 des c\u0153urs de processeurs RISC-V \u00e0 partir de microcontr\u00f4leurs jusqu'au centre de donn\u00e9es, afin de concurrencer ARM.","robots":{"index":"index","follow":"follow","max-snippet":"max-snippet:-1","max-image-preview":"max-image-preview:large","max-video-preview":"max-video-preview:-1"},"canonical":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/458266\/","og_locale":"fr_FR","og_type":"article","og_title":"Akeana RISC-V s'attaque \u00e0 l'ensemble des IP ARM","og_description":"Akeana a d\u00e9velopp\u00e9 des c\u0153urs de processeurs RISC-V \u00e0 partir de microcontr\u00f4leurs jusqu'au centre de donn\u00e9es, afin de concurrencer ARM.","og_url":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/458266\/","og_site_name":"EENewsEurope","article_published_time":"2024-08-14T07:15:58+00:00","article_modified_time":"2024-08-14T09:40:52+00:00","og_image":[{"width":750,"height":657,"url":"https:\/\/www.eenewseurope.com\/wp-content\/uploads\/2024\/08\/Screenshot-2024-08-13-192248.png","type":"image\/png"}],"author":"Nick Flaherty, A Delapalisse","twitter_card":"summary_large_image","twitter_misc":{"Written by":"A Delapalisse","Est. reading time":"5 minutes"},"schema":{"@context":"https:\/\/schema.org","@graph":[{"@type":"Article","@id":"https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/#article","isPartOf":{"@id":"https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/"},"author":{"name":"A Delapalisse","@id":"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/person\/4b3db5ba5c953c5fddeb226df86d8635"},"headline":"Akeana RISC-V s&rsquo;attaque \u00e0 l&rsquo;ensemble des IP ARM","datePublished":"2024-08-14T07:15:58+00:00","dateModified":"2024-08-14T09:40:52+00:00","mainEntityOfPage":{"@id":"https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/"},"wordCount":1150,"publisher":{"@id":"https:\/\/www.eenewseurope.com\/fr\/#organization"},"keywords":["AI","Arm","EDA &amp; CAD tools","IP","MPUs\/MCUs","RISC-V","RISC-V"],"articleSection":["Technologies"],"inLanguage":"fr-FR"},{"@type":"WebPage","@id":"https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/","url":"https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/","name":"Akeana RISC-V s'attaque \u00e0 l'ensemble des IP ARM -","isPartOf":{"@id":"https:\/\/www.eenewseurope.com\/fr\/#website"},"datePublished":"2024-08-14T07:15:58+00:00","dateModified":"2024-08-14T09:40:52+00:00","description":"Akeana a d\u00e9velopp\u00e9 des c\u0153urs de processeurs RISC-V \u00e0 partir de microcontr\u00f4leurs jusqu'au centre de donn\u00e9es, afin de concurrencer ARM.","breadcrumb":{"@id":"https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/#breadcrumb"},"inLanguage":"fr-FR","potentialAction":[{"@type":"ReadAction","target":["https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/"]}]},{"@type":"BreadcrumbList","@id":"https:\/\/www.eenewseurope.com\/fr\/akeana-risc-v-sattaque-a-lensemble-de-la-gamme-arm-ip\/#breadcrumb","itemListElement":[{"@type":"ListItem","position":1,"name":"Home","item":"https:\/\/test.eenewseurope.com\/fr\/"},{"@type":"ListItem","position":2,"name":"Akeana RISC-V s&rsquo;attaque \u00e0 l&rsquo;ensemble des IP ARM"}]},{"@type":"WebSite","@id":"https:\/\/www.eenewseurope.com\/fr\/#website","url":"https:\/\/www.eenewseurope.com\/fr\/","name":"EENewsEurope","description":"Just another WordPress site","publisher":{"@id":"https:\/\/www.eenewseurope.com\/fr\/#organization"},"potentialAction":[{"@type":"SearchAction","target":{"@type":"EntryPoint","urlTemplate":"https:\/\/www.eenewseurope.com\/fr\/?s={search_term_string}"},"query-input":"required name=search_term_string"}],"inLanguage":"fr-FR"},{"@type":"Organization","@id":"https:\/\/www.eenewseurope.com\/fr\/#organization","name":"EENewsEurope","url":"https:\/\/www.eenewseurope.com\/fr\/","logo":{"@type":"ImageObject","inLanguage":"fr-FR","@id":"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/logo\/image\/","url":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg","contentUrl":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg","width":283,"height":113,"caption":"EENewsEurope"},"image":{"@id":"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/logo\/image\/"}},{"@type":"Person","@id":"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/person\/4b3db5ba5c953c5fddeb226df86d8635","name":"A Delapalisse","image":{"@type":"ImageObject","inLanguage":"fr-FR","@id":"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/person\/image\/09af0e1236b95ff53924b8dfe5af278e","url":"https:\/\/secure.gravatar.com\/avatar\/010f811c0933b47aea7e9204117b17c6?s=96&d=mm&r=g","contentUrl":"https:\/\/secure.gravatar.com\/avatar\/010f811c0933b47aea7e9204117b17c6?s=96&d=mm&r=g","caption":"A Delapalisse"}}]}},"authors":[{"term_id":3640,"user_id":0,"is_guest":1,"slug":"nick-flaherty","display_name":"Nick Flaherty","avatar_url":"https:\/\/secure.gravatar.com\/avatar\/?s=96&d=mm&r=g","0":null,"1":"","2":"","3":"","4":"","5":"","6":"","7":"","8":""},{"term_id":6199,"user_id":40,"is_guest":0,"slug":"andre-rousselotemisys-com","display_name":"A Delapalisse","avatar_url":"https:\/\/secure.gravatar.com\/avatar\/010f811c0933b47aea7e9204117b17c6?s=96&d=mm&r=g","0":null,"1":"","2":"","3":"","4":"","5":"","6":"","7":"","8":""}],"_links":{"self":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/458266"}],"collection":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts"}],"about":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/types\/post"}],"author":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/users\/40"}],"replies":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/comments?post=458266"}],"version-history":[{"count":0,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/458266\/revisions"}],"wp:featuredmedia":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/media\/458241"}],"wp:attachment":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/media?parent=458266"}],"wp:term":[{"taxonomy":"category","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/categories?post=458266"},{"taxonomy":"post_tag","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/tags?post=458266"},{"taxonomy":"domains","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/domains?post=458266"},{"taxonomy":"author","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/ppma_author?post=458266"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}