{"id":441380,"date":"2024-01-16T10:27:26","date_gmt":"2024-01-16T09:27:26","guid":{"rendered":"https:\/\/www.eenewseurope.com\/?p=441380"},"modified":"2024-01-16T10:29:05","modified_gmt":"2024-01-16T09:29:05","slug":"cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques","status":"publish","type":"post","link":"https:\/\/www.ecinews.fr\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/","title":{"rendered":"CHERI disponible pour RISC-V et x86 dans les syst\u00e8mes embarqu\u00e9s"},"content":{"rendered":"<h3>L&rsquo;architecture s\u00e9curis\u00e9e CHERI passe aux impl\u00e9mentations RISC-V pour les conceptions embarqu\u00e9es avec une carte de d\u00e9veloppement open source et une perspective vers x86.<\/h3>\n<p>Une carte de d\u00e9veloppement pour CHERI sur RISC-V a \u00e9t\u00e9 mise au point par l&rsquo;\u00e9quipe lowRISC\/Sunburst, tandis que les d\u00e9veloppeurs d&rsquo;outils de d\u00e9veloppement Embecosm et Ashling soutiennent la technologie dans les impl\u00e9mentations RISC-V.<\/p>\n<p>Les premi\u00e8res cartes prototypes Sonata ont \u00e9t\u00e9 fabriqu\u00e9es par NewAE, une filiale de LowRISC, et sont actuellement test\u00e9es. Il s&rsquo;agit d&rsquo;une \u00e9tape cl\u00e9 pour rendre la technologie CHERI largement accessible aux ing\u00e9nieurs en syst\u00e8mes int\u00e9gr\u00e9s.<\/p>\n<ul>\n<li><a href=\"https:\/\/www.eenewseurope.com\/en\/codasip-delivers-first-commercial-cheri-processor-using-risc-v\/\">Codasip livre le premier processeur commercial CHERI <\/a><\/li>\n<li><a href=\"https:\/\/www.eenewseurope.com\/en\/2-2m-for-cheri-automotive-embedded-security-projects\/\">2,2 millions de livres sterling pour des projets dans le domaine de l&rsquo;automobile et de la s\u00e9curit\u00e9 embarqu\u00e9e<\/a><\/li>\n<li><a href=\"https:\/\/www.eenewseurope.com\/en\/autocheri-starts-cybersecurity-penetration-testing\/\">AutoCHERI lance des tests de p\u00e9n\u00e9tration de la cybers\u00e9curit\u00e9<\/a><\/li>\n<\/ul>\n<p>CHERI est une architecture d\u00e9velopp\u00e9e \u00e0 l&rsquo;Universit\u00e9 de Cambridge pour \u00eatre plus s\u00fbre. Une version a \u00e9t\u00e9 d\u00e9velopp\u00e9e pour ARM et la carte de d\u00e9veloppement Morello a \u00e9t\u00e9 lanc\u00e9e en 2022. Un processeur commercial a \u00e9galement \u00e9t\u00e9 lanc\u00e9 par Codasip en Allemagne.<\/p>\n<p>La carte Sonata a \u00e9t\u00e9 d\u00e9velopp\u00e9e au Royaume-Uni et utilise le noyau CHERIoT Ibex dans un FPGA Artix. Ibex est un c\u0153ur de CPU RISC-V 32 bits de qualit\u00e9 production, \u00e0 code source ouvert, \u00e9crit en SystemVerilog et hautement param\u00e9trable, ce qui en fait un choix id\u00e9al pour les applications de contr\u00f4le embarqu\u00e9es. CHERIoT Ibex est une extension du noyau Ibex, publi\u00e9 en open source par Microsoft, et int\u00e8gre les fonctions de s\u00e9curit\u00e9 de la m\u00e9moire de CHERI.<\/p>\n<p>Parall\u00e8lement, les chercheurs du CHERI \u00e9tudient \u00e9galement une version pour x86 et des outils de d\u00e9veloppement devraient \u00eatre lanc\u00e9s dans le courant de l&rsquo;ann\u00e9e.<\/p>\n<p>\u00ab\u00a0Nous assistons \u00e0 un point d&rsquo;inflexion important pour CHERI, qui passe de la recherche universitaire au soutien d&rsquo;outils de qualit\u00e9 commerciale par des soci\u00e9t\u00e9s telles qu&rsquo;Ashling et Embecosm\u00a0\u00bb, a d\u00e9clar\u00e9 Jeremy Bennet, PDG d&rsquo;Embecosm.<\/p>\n<p>\u00ab\u00a0Il est de plus en plus reconnu que l&rsquo;am\u00e9lioration de la s\u00e9curit\u00e9 de l&rsquo;acc\u00e8s \u00e0 la m\u00e9moire conduit \u00e0 une am\u00e9lioration significative de la robustesse des logiciels. Que ce soit au moment de l&rsquo;ex\u00e9cution en utilisant du mat\u00e9riel comme CHERI, ou au moment de la compilation en utilisant de nouveaux langages de programmation comme Rust. Ou mieux encore, une combinaison des deux\u00a0\u00bb, a-t-il d\u00e9clar\u00e9.<\/p>\n<ul>\n<li><a href=\"https:\/\/www.eenewseurope.com\/en\/1-5m-to-boost-use-of-arms-cheri-security\/\">1,5 million de livres pour stimuler l&rsquo;utilisation du syst\u00e8me de s\u00e9curit\u00e9 CHERI<\/a><\/li>\n<li><a href=\"https:\/\/www.eenewseurope.com\/en\/arm-ships-ground-breaking-morello-secure-processor-board\/\">ARM livre le processeur s\u00e9curis\u00e9 r\u00e9volutionnaire Morello<\/a><\/li>\n<li><a href=\"https:\/\/www.eenewseurope.com\/en\/ceo-interview-mips-sameer-wasson-on-a-risc-v-reboot\/\">Interview du PDG : Sameer Wasson, de MIPS, sur le red\u00e9marrage de RISC-V<\/a><\/li>\n<\/ul>\n<p>Ashling, aux \u00c9tats-Unis, soutient \u00e9galement cette technologie.<\/p>\n<p>\u00ab\u00a0Chez Ashling, nous pensons que CHERI repr\u00e9sente un changement important dans la fa\u00e7on de penser la s\u00e9curit\u00e9 mat\u00e9rielle et logicielle, en offrant une solution plus robuste et plus adaptable aux d\u00e9fis de la cybers\u00e9curit\u00e9. Nous pr\u00e9voyons conjointement de mettre sur le march\u00e9 en 2024 des outils RISC-V compatibles avec CHERI, notamment un IDE et un d\u00e9bogueur compatibles avec CHERI, ainsi que des compilateurs commercialement robustes pour C, C++ et Rust\u00a0\u00bb, a d\u00e9clar\u00e9 Hugh O&rsquo;Keefe, PDG d&rsquo;Ashling.<\/p>\n<p>La carte Sonata met l&rsquo;accent sur la facilit\u00e9 d&rsquo;utilisation, offrant aux utilisateurs la possibilit\u00e9 de passer d&rsquo;une configuration \u00e0 l&rsquo;autre en toute transparence. Des commutateurs physiques pour le flux binaire et les images logicielles permettent \u00e0 l&rsquo;utilisateur de passer facilement d&rsquo;un flux binaire CHERI \u00e0 un flux binaire non CHERI ou \u00e0 diff\u00e9rentes applications de d\u00e9monstration illustrant la compartimentation et les exceptions CHERI.<\/p>\n<p>Le chargement du firmware et du bitstream FPGA, le d\u00e9bogage via JTAG et les UART virtuels sont tous disponibles via un seul connecteur USB qui alimente \u00e9galement la carte. Des connecteurs JTAG et UART externes sont fournis pour les utilisateurs n\u00e9cessitant des configurations diff\u00e9rentes.<\/p>\n<p>L&rsquo;interface utilisateur est con\u00e7ue pour \u00eatre interactive et comprend des commutateurs DIP, des boutons et un joystick \u00e0 5 directions pour la saisie. La sortie est facilit\u00e9e par des LED, un \u00e9cran LCD et des LED d&rsquo;exception de capacit\u00e9 sp\u00e9cifique \u00e0 CHERI, garantissant une exp\u00e9rience compl\u00e8te et conviviale.<\/p>\n<p>Les r\u00e9sultats des tests sur les cartes seront int\u00e9gr\u00e9s dans la conception de la prochaine s\u00e9rie de 100 cartes, dont la distribution aux parties int\u00e9ress\u00e9es est pr\u00e9vue pour le deuxi\u00e8me trimestre 2024. Ensuite, le prototype de la carte Sonata sera mis \u00e0 disposition, au prix co\u00fbtant, puis une variante commerciale sera propos\u00e9e par un distributeur international.<\/p>\n<p>La conception et l&rsquo;agencement du circuit imprim\u00e9 de la Sonata sont d\u00e9j\u00e0 disponibles sous une licence libre.<\/p>\n<p><a href=\"http:\/\/github.com\/newaetech\/sonata-pcb\">github.com\/newaetech\/sonata-pcb<\/a>; <a href=\"http:\/\/www.embecosm.com\">www.embecosm.com ;<\/a> <a href=\"http:\/\/www.ashling.com\">www.ashling.com<\/a><\/p>\n<p>&nbsp;<\/p>\n","protected":false},"excerpt":{"rendered":"<p>L&rsquo;architecture s\u00e9curis\u00e9e CHERI passe aux impl\u00e9mentations RISC-V pour les conceptions embarqu\u00e9es avec une carte de d\u00e9veloppement open source et une perspective vers x86. Une carte de d\u00e9veloppement pour CHERI sur RISC-V a \u00e9t\u00e9 mise au point par l&rsquo;\u00e9quipe lowRISC\/Sunburst, tandis que les d\u00e9veloppeurs d&rsquo;outils de d\u00e9veloppement Embecosm et Ashling soutiennent la technologie dans les impl\u00e9mentations [&hellip;]<\/p>\n","protected":false},"author":34,"featured_media":441336,"comment_status":"closed","ping_status":"closed","sticky":false,"template":"","format":"standard","meta":{"_acf_changed":false,"footnotes":""},"categories":[880],"tags":[5639,906,1674,3641],"domains":[47],"ppma_author":[1153,3640],"class_list":["post-441380","post","type-post","status-publish","format-standard","has-post-thumbnail","hentry","category-actualites-economiques","tag-cheri","tag-mpus-mcus-fr","tag-risc-v-2","tag-risc-v-fr","domains-electronique-eci"],"acf":[],"yoast_head":"<title>CHERI disponible pour RISC-V et x86 dans les syst\u00e8mes embarqu\u00e9s ...<\/title>\n<meta name=\"description\" content=\"L&#039;architecture s\u00e9curis\u00e9e CHERI passe aux impl\u00e9mentations RISC-V avec une carte de d\u00e9veloppement open source et une perspective vers x86.\" \/>\n<meta name=\"robots\" content=\"index, follow, max-snippet:-1, max-image-preview:large, max-video-preview:-1\" \/>\n<link rel=\"canonical\" href=\"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/441380\/\" \/>\n<meta property=\"og:locale\" content=\"fr_FR\" \/>\n<meta property=\"og:type\" content=\"article\" \/>\n<meta property=\"og:title\" content=\"CHERI disponible pour RISC-V et x86 dans les syst\u00e8mes embarqu\u00e9s\" \/>\n<meta property=\"og:description\" content=\"L&#039;architecture s\u00e9curis\u00e9e CHERI passe aux impl\u00e9mentations RISC-V avec une carte de d\u00e9veloppement open source et une perspective vers x86.\" \/>\n<meta property=\"og:url\" content=\"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/441380\/\" \/>\n<meta property=\"og:site_name\" content=\"EENewsEurope\" \/>\n<meta property=\"article:published_time\" content=\"2024-01-16T09:27:26+00:00\" \/>\n<meta property=\"article:modified_time\" content=\"2024-01-16T09:29:05+00:00\" \/>\n<meta property=\"og:image\" content=\"https:\/\/www.eenewseurope.com\/wp-content\/uploads\/2024\/01\/Sunburst-e1705397327162.jpg\" \/>\n\t<meta property=\"og:image:width\" content=\"889\" \/>\n\t<meta property=\"og:image:height\" content=\"485\" \/>\n\t<meta property=\"og:image:type\" content=\"image\/jpeg\" \/>\n<meta name=\"author\" content=\"A Delapalisse, Nick Flaherty\" \/>\n<meta name=\"twitter:card\" content=\"summary_large_image\" \/>\n<meta name=\"twitter:label1\" content=\"Written by\" \/>\n\t<meta name=\"twitter:data1\" content=\"A Delapalisse\" \/>\n\t<meta name=\"twitter:label2\" content=\"Est. reading time\" \/>\n\t<meta name=\"twitter:data2\" content=\"4 minutes\" \/>\n<script type=\"application\/ld+json\" class=\"yoast-schema-graph\">{\"@context\":\"https:\/\/schema.org\",\"@graph\":[{\"@type\":\"Article\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/#article\",\"isPartOf\":{\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/\"},\"author\":{\"name\":\"A Delapalisse\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/person\/0aa2cfb0bd8949724a68cbac8d8321b4\"},\"headline\":\"CHERI disponible pour RISC-V et x86 dans les syst\u00e8mes embarqu\u00e9s\",\"datePublished\":\"2024-01-16T09:27:26+00:00\",\"dateModified\":\"2024-01-16T09:29:05+00:00\",\"mainEntityOfPage\":{\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/\"},\"wordCount\":828,\"publisher\":{\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#organization\"},\"keywords\":[\"CHERI\",\"MPUs\/MCUs\",\"RISC-V\",\"RISC-V\"],\"articleSection\":[\"Actualit\u00e9s \u00e9conomiques\"],\"inLanguage\":\"fr-FR\"},{\"@type\":\"WebPage\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/\",\"url\":\"https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/\",\"name\":\"CHERI disponible pour RISC-V et x86 dans les syst\u00e8mes embarqu\u00e9s -\",\"isPartOf\":{\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#website\"},\"datePublished\":\"2024-01-16T09:27:26+00:00\",\"dateModified\":\"2024-01-16T09:29:05+00:00\",\"description\":\"L'architecture s\u00e9curis\u00e9e CHERI passe aux impl\u00e9mentations RISC-V avec une carte de d\u00e9veloppement open source et une perspective vers x86.\",\"breadcrumb\":{\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/#breadcrumb\"},\"inLanguage\":\"fr-FR\",\"potentialAction\":[{\"@type\":\"ReadAction\",\"target\":[\"https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/\"]}]},{\"@type\":\"BreadcrumbList\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/#breadcrumb\",\"itemListElement\":[{\"@type\":\"ListItem\",\"position\":1,\"name\":\"Home\",\"item\":\"https:\/\/test.eenewseurope.com\/fr\/\"},{\"@type\":\"ListItem\",\"position\":2,\"name\":\"CHERI disponible pour RISC-V et x86 dans les syst\u00e8mes embarqu\u00e9s\"}]},{\"@type\":\"WebSite\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#website\",\"url\":\"https:\/\/www.eenewseurope.com\/fr\/\",\"name\":\"EENewsEurope\",\"description\":\"Just another WordPress site\",\"publisher\":{\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#organization\"},\"potentialAction\":[{\"@type\":\"SearchAction\",\"target\":{\"@type\":\"EntryPoint\",\"urlTemplate\":\"https:\/\/www.eenewseurope.com\/fr\/?s={search_term_string}\"},\"query-input\":\"required name=search_term_string\"}],\"inLanguage\":\"fr-FR\"},{\"@type\":\"Organization\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#organization\",\"name\":\"EENewsEurope\",\"url\":\"https:\/\/www.eenewseurope.com\/fr\/\",\"logo\":{\"@type\":\"ImageObject\",\"inLanguage\":\"fr-FR\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/logo\/image\/\",\"url\":\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg\",\"contentUrl\":\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg\",\"width\":283,\"height\":113,\"caption\":\"EENewsEurope\"},\"image\":{\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/logo\/image\/\"}},{\"@type\":\"Person\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/person\/0aa2cfb0bd8949724a68cbac8d8321b4\",\"name\":\"A Delapalisse\",\"image\":{\"@type\":\"ImageObject\",\"inLanguage\":\"fr-FR\",\"@id\":\"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/person\/image\/211ac42237c2e9683c0964086c393cb4\",\"url\":\"https:\/\/secure.gravatar.com\/avatar\/ad45a8c5da24bc9c7c4940dd1c48a695?s=96&d=mm&r=g\",\"contentUrl\":\"https:\/\/secure.gravatar.com\/avatar\/ad45a8c5da24bc9c7c4940dd1c48a695?s=96&d=mm&r=g\",\"caption\":\"A Delapalisse\"},\"sameAs\":[\"http:\/\/ECI\"]}]}<\/script>","yoast_head_json":{"title":"CHERI disponible pour RISC-V et x86 dans les syst\u00e8mes embarqu\u00e9s ...","description":"L'architecture s\u00e9curis\u00e9e CHERI passe aux impl\u00e9mentations RISC-V avec une carte de d\u00e9veloppement open source et une perspective vers x86.","robots":{"index":"index","follow":"follow","max-snippet":"max-snippet:-1","max-image-preview":"max-image-preview:large","max-video-preview":"max-video-preview:-1"},"canonical":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/441380\/","og_locale":"fr_FR","og_type":"article","og_title":"CHERI disponible pour RISC-V et x86 dans les syst\u00e8mes embarqu\u00e9s","og_description":"L'architecture s\u00e9curis\u00e9e CHERI passe aux impl\u00e9mentations RISC-V avec une carte de d\u00e9veloppement open source et une perspective vers x86.","og_url":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/441380\/","og_site_name":"EENewsEurope","article_published_time":"2024-01-16T09:27:26+00:00","article_modified_time":"2024-01-16T09:29:05+00:00","og_image":[{"width":889,"height":485,"url":"https:\/\/www.eenewseurope.com\/wp-content\/uploads\/2024\/01\/Sunburst-e1705397327162.jpg","type":"image\/jpeg"}],"author":"A Delapalisse, Nick Flaherty","twitter_card":"summary_large_image","twitter_misc":{"Written by":"A Delapalisse","Est. reading time":"4 minutes"},"schema":{"@context":"https:\/\/schema.org","@graph":[{"@type":"Article","@id":"https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/#article","isPartOf":{"@id":"https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/"},"author":{"name":"A Delapalisse","@id":"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/person\/0aa2cfb0bd8949724a68cbac8d8321b4"},"headline":"CHERI disponible pour RISC-V et x86 dans les syst\u00e8mes embarqu\u00e9s","datePublished":"2024-01-16T09:27:26+00:00","dateModified":"2024-01-16T09:29:05+00:00","mainEntityOfPage":{"@id":"https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/"},"wordCount":828,"publisher":{"@id":"https:\/\/www.eenewseurope.com\/fr\/#organization"},"keywords":["CHERI","MPUs\/MCUs","RISC-V","RISC-V"],"articleSection":["Actualit\u00e9s \u00e9conomiques"],"inLanguage":"fr-FR"},{"@type":"WebPage","@id":"https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/","url":"https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/","name":"CHERI disponible pour RISC-V et x86 dans les syst\u00e8mes embarqu\u00e9s -","isPartOf":{"@id":"https:\/\/www.eenewseurope.com\/fr\/#website"},"datePublished":"2024-01-16T09:27:26+00:00","dateModified":"2024-01-16T09:29:05+00:00","description":"L'architecture s\u00e9curis\u00e9e CHERI passe aux impl\u00e9mentations RISC-V avec une carte de d\u00e9veloppement open source et une perspective vers x86.","breadcrumb":{"@id":"https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/#breadcrumb"},"inLanguage":"fr-FR","potentialAction":[{"@type":"ReadAction","target":["https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/"]}]},{"@type":"BreadcrumbList","@id":"https:\/\/www.eenewseurope.com\/fr\/cheri-disponible-pour-risc-v-et-x86-dans-les-systemes-embarques\/#breadcrumb","itemListElement":[{"@type":"ListItem","position":1,"name":"Home","item":"https:\/\/test.eenewseurope.com\/fr\/"},{"@type":"ListItem","position":2,"name":"CHERI disponible pour RISC-V et x86 dans les syst\u00e8mes embarqu\u00e9s"}]},{"@type":"WebSite","@id":"https:\/\/www.eenewseurope.com\/fr\/#website","url":"https:\/\/www.eenewseurope.com\/fr\/","name":"EENewsEurope","description":"Just another WordPress site","publisher":{"@id":"https:\/\/www.eenewseurope.com\/fr\/#organization"},"potentialAction":[{"@type":"SearchAction","target":{"@type":"EntryPoint","urlTemplate":"https:\/\/www.eenewseurope.com\/fr\/?s={search_term_string}"},"query-input":"required name=search_term_string"}],"inLanguage":"fr-FR"},{"@type":"Organization","@id":"https:\/\/www.eenewseurope.com\/fr\/#organization","name":"EENewsEurope","url":"https:\/\/www.eenewseurope.com\/fr\/","logo":{"@type":"ImageObject","inLanguage":"fr-FR","@id":"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/logo\/image\/","url":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg","contentUrl":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg","width":283,"height":113,"caption":"EENewsEurope"},"image":{"@id":"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/logo\/image\/"}},{"@type":"Person","@id":"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/person\/0aa2cfb0bd8949724a68cbac8d8321b4","name":"A Delapalisse","image":{"@type":"ImageObject","inLanguage":"fr-FR","@id":"https:\/\/www.eenewseurope.com\/fr\/#\/schema\/person\/image\/211ac42237c2e9683c0964086c393cb4","url":"https:\/\/secure.gravatar.com\/avatar\/ad45a8c5da24bc9c7c4940dd1c48a695?s=96&d=mm&r=g","contentUrl":"https:\/\/secure.gravatar.com\/avatar\/ad45a8c5da24bc9c7c4940dd1c48a695?s=96&d=mm&r=g","caption":"A Delapalisse"},"sameAs":["http:\/\/ECI"]}]}},"authors":[{"term_id":1153,"user_id":34,"is_guest":0,"slug":"adelapalisse","display_name":"A Delapalisse","avatar_url":"https:\/\/secure.gravatar.com\/avatar\/ad45a8c5da24bc9c7c4940dd1c48a695?s=96&d=mm&r=g","0":null,"1":"","2":"","3":"","4":"","5":"","6":"","7":"","8":""},{"term_id":3640,"user_id":0,"is_guest":1,"slug":"nick-flaherty","display_name":"Nick Flaherty","avatar_url":"https:\/\/secure.gravatar.com\/avatar\/?s=96&d=mm&r=g","0":null,"1":"","2":"","3":"","4":"","5":"","6":"","7":"","8":""}],"_links":{"self":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/441380"}],"collection":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts"}],"about":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/types\/post"}],"author":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/users\/34"}],"replies":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/comments?post=441380"}],"version-history":[{"count":0,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/441380\/revisions"}],"wp:featuredmedia":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/media\/441336"}],"wp:attachment":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/media?parent=441380"}],"wp:term":[{"taxonomy":"category","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/categories?post=441380"},{"taxonomy":"post_tag","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/tags?post=441380"},{"taxonomy":"domains","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/domains?post=441380"},{"taxonomy":"author","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/ppma_author?post=441380"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}