{"id":233428,"date":"2015-06-16T22:00:00","date_gmt":"2015-06-16T22:00:00","guid":{"rendered":"https:\/\/eenewseurope.artwhere.co\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/"},"modified":"2015-06-16T22:00:00","modified_gmt":"2015-06-16T22:00:00","slug":"fpga-et-soc-a-performances-et-fonctionnalites-de-pointe","status":"publish","type":"post","link":"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/","title":{"rendered":"FPGA et SoC \u00e0 performances et fonctionnalit\u00e9s de pointe"},"content":{"rendered":"<p>Ces FPGA et SoC profitent de l&rsquo;architecture de matrice HyperFlex propri&eacute;taire qui est bas&eacute;e sur le proc&eacute;d&eacute; de fabrication d&rsquo;Intel 14 nm Tri-Gate, permettant de doubler les performances internes par rapport &agrave; la g&eacute;n&eacute;ration pr&eacute;c&eacute;dente. Alliant des performances et densit&eacute;s de haut niveau avec l&rsquo;int&eacute;gration d&rsquo;excellentes capacit&eacute;s de traitement embarqu&eacute;, de calcul tr&egrave;s performant en virgule flottante, de classe GPU, et de technologie SIP 3D h&eacute;t&eacute;rog&egrave;ne, ces FPGA rel&egrave;vent avec succ&egrave;s les d&eacute;fis de conception de la prochaine g&eacute;n&eacute;ration de syst&egrave;mes pour les communications, les centres de donn&eacute;es, les syst&egrave;mes de radar et les syst&egrave;mes de calcul &agrave; haute performance.<br \/>\nCette architecture incorpore des registres &agrave; tous les segments de routage d&rsquo;interconnexions qui donne la possibilit&eacute; aux FPGA et SoC de b&eacute;n&eacute;ficier de techniques &eacute;prouv&eacute;es de conception am&eacute;liorant les performances telles que la r&eacute;&eacute;valuation de timing (<em>register retiming<\/em>) ou la mise en pipeline gr&acirc;ce aux registres (<em>register pipelining<\/em>), ainsi que d&rsquo;autres techniques d&rsquo;optimisation. Gr&acirc;ce &agrave; elle, les concepteurs peuvent &eacute;viter les retards induits par les chemins critiques et le routage, et atteindre rapidement les objectifs temporels de leurs conceptions. En outre, les designs &agrave; haute performance peuvent consommer jusqu&rsquo;&agrave; 70% d&rsquo;&eacute;nergie en moins en r&eacute;duisant la taille de la logique.<br \/>\nPour augmenter leur capacit&eacute; d&rsquo;&eacute;volution et leur souplesse, ces FPGA et SoC tirent parti de l&rsquo;int&eacute;gration SiP 3D h&eacute;t&eacute;rog&egrave;ne afin d&rsquo;int&eacute;grer efficacement et &eacute;conomiquement une matrice FPGA monolithique d&rsquo;une densit&eacute; allant jusqu&rsquo;&agrave; plus de 5,5 millions d&rsquo;&eacute;l&eacute;ments logiques, &agrave; d&rsquo;autres composants avanc&eacute;s. Cette int&eacute;gration fait appel &agrave; la technologie EMIB (Embedded Multi-die Interconnect Bridge) d&rsquo;Intel qui fournit de plus hautes performances, une moindre complexit&eacute;, des co&ucirc;ts r&eacute;duits et une meilleure int&eacute;grit&eacute; des signaux par rapport aux approches bas&eacute;es sur des &quot;interposers&quot;. Les premiers composants de cette famille utilisent l&rsquo;EMIB pour int&eacute;grer des tuiles de transceivers s&eacute;rie &agrave; haute vitesse et leurs protocoles associ&eacute;s avec un c&oelig;ur logique monolithique, acc&eacute;l&eacute;rant la r&eacute;alisation de diff&eacute;rentes versions r&eacute;pondant parfaitement &agrave; la demande &eacute;volutive des march&eacute;s.\n<\/p>\n<hr \/>\n<p>Quelle qu&rsquo;en soit leur densit&eacute;, tous les circuits int&egrave;grent un<em> <\/em>Hard Processor System (HPS) ARM 64 bits quad-core Cortex-A53 dot&eacute; de tr&egrave;s nombreuses fonctionnalit&eacute;s p&eacute;riph&eacute;riques, y compris une unit&eacute; de gestion de la m&eacute;moire syst&egrave;me, des contr&ocirc;leurs de m&eacute;moire externe et des interfaces de communication &agrave; haute vitesse. Cette plate-forme de traitement &eacute;volutive se distingue par ses capacit&eacute;s d&rsquo;adaptation, de performance, d&rsquo;efficacit&eacute; &eacute;nerg&eacute;tique, d&rsquo;int&eacute;gration au niveau syst&egrave;me et de productivit&eacute; de conception pour un large &eacute;ventail d&rsquo;applications &agrave; haute performance.<br \/>\nCes FPGA et SoC se distinguent &eacute;galement par un ensemble tr&egrave;s complet de fonctions de s&eacute;curit&eacute;. En effet, l&rsquo;int&eacute;gration d&rsquo;un Secure Design Manager (SDM) innovant assure l&rsquo;authentification et le cryptage sectoriel, l&rsquo;authentification multi-facteur et la technologie Physically Unclonable Function (PUF). Avec un tel niveau de s&eacute;curit&eacute;, ces circuits sont particuli&egrave;rement bien adapt&eacute;s pour intervenir dans le domaine militaire, de la s&eacute;curit&eacute; du &laquo;cloud&raquo; et de l&rsquo;infrastructure IoT, o&ugrave; la s&eacute;curit&eacute; multicouches et la protection partitionn&eacute;e des IP sont primordiales.<br \/>\nTous les composants de cette famille sont support&eacute;s par le portefeuille de solutions de puissance propri&eacute;taires Enpirion PowerSoC qui sont optimis&eacute;es pour r&eacute;pondre aux exigences de performance et de puissance les plus strictes tout en offrant un rendement &eacute;lev&eacute; dans un encombrement r&eacute;duit.<br \/>\nEnfin, dot&eacute; du dernier moteur Spectra-Q, le logiciel propri&eacute;taire Quartus II est con&ccedil;u pour tirer le meilleur parti des avantages en mati&egrave;re de performances, d&rsquo;&eacute;nergie et de taille de la logique que l&rsquo;architecture HyperFlex apporte, tout en am&eacute;liorant la productivit&eacute; des concepteurs se basant sur ces FPGA et SoC et en acc&eacute;l&eacute;rant les temps de mise sur le march&eacute;.<br \/>\n&quot;Les possibilit&eacute;s que nous offrons avec les FPGA et SoC Stratix 10 sont v&eacute;ritablement sans &eacute;quivalent dans toute l&rsquo;industrie,&quot; d&eacute;clare Danny Biran, vice-pr&eacute;sident senior de la strat&eacute;gie d&rsquo;entreprise et du marketing chez Altera. &quot;Les FPGA et SoC Stratix 10 permettent &agrave; nos clients de concevoir leurs syst&egrave;mes en innovant comme ils n&rsquo;ont jamais pu le faire pr&eacute;c&eacute;demment avec un FPGA.&quot;\n<\/p>\n<\/p>\n<p><a title=\"www.altera.com\/stratix10\" target=\"_blank\" href=\"http:\/\/www.altera.com\/stratix10\" rel=\"noopener\">www.altera.com\/stratix10<\/a><\/p>\n","protected":false},"excerpt":{"rendered":"<p>Altera vient de d\u00e9voiler les caract\u00e9ristiques architecturales et les d\u00e9tails de sa famille de produits FPGA et SoC Stratix 10, sa derni\u00e8re g\u00e9n\u00e9ration de composants \u00e0 logique programmable haut de gamme. Ces circuits affichent des niveaux extraordinaires en mati\u00e8re de performance, d&rsquo;int\u00e9gration, de densit\u00e9 et de s\u00e9curit\u00e9.<\/p>\n","protected":false},"author":22,"featured_media":233429,"comment_status":"closed","ping_status":"closed","sticky":false,"template":"","format":"standard","meta":{"_acf_changed":false,"footnotes":""},"categories":[881],"tags":[908],"domains":[47],"ppma_author":[1149],"class_list":["post-233428","post","type-post","status-publish","format-standard","has-post-thumbnail","hentry","category-nouveaux-produits","tag-plds-fpgas-asics-fr","domains-electronique-eci"],"acf":[],"yoast_head":"<title>FPGA et SoC \u00e0 performances et fonctionnalit\u00e9s de pointe ...<\/title>\n<meta name=\"description\" content=\"Altera vient de d\u00e9voiler les caract\u00e9ristiques architecturales et les d\u00e9tails de sa famille de produits FPGA et SoC Stratix 10, sa derni\u00e8re g\u00e9n\u00e9ration...\" \/>\n<meta name=\"robots\" content=\"index, follow, max-snippet:-1, max-image-preview:large, max-video-preview:-1\" \/>\n<link rel=\"canonical\" href=\"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/233428\/\" \/>\n<meta property=\"og:locale\" content=\"fr_FR\" \/>\n<meta property=\"og:type\" content=\"article\" \/>\n<meta property=\"og:title\" content=\"FPGA et SoC \u00e0 performances et fonctionnalit\u00e9s de pointe\" \/>\n<meta property=\"og:description\" content=\"Altera vient de d\u00e9voiler les caract\u00e9ristiques architecturales et les d\u00e9tails de sa famille de produits FPGA et SoC Stratix 10, sa derni\u00e8re g\u00e9n\u00e9ration de composants \u00e0 logique programmable haut de gamme. Ces circuits affichent des niveaux extraordinaires en mati\u00e8re de performance, d&#039;int\u00e9gration, de densit\u00e9 et de s\u00e9curit\u00e9.\" \/>\n<meta property=\"og:url\" content=\"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/233428\/\" \/>\n<meta property=\"og:site_name\" content=\"EENewsEurope\" \/>\n<meta property=\"article:published_time\" content=\"2015-06-16T22:00:00+00:00\" \/>\n<meta property=\"og:image\" content=\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/import\/default\/files\/import\/eci7293_alt088-s10_pr_graphic_4x3_logo.jpg\" \/>\n\t<meta property=\"og:image:width\" content=\"2000\" \/>\n\t<meta property=\"og:image:height\" content=\"1500\" \/>\n\t<meta property=\"og:image:type\" content=\"image\/jpeg\" \/>\n<meta name=\"author\" content=\"eeNews Europe\" \/>\n<meta name=\"twitter:card\" content=\"summary_large_image\" \/>\n<meta name=\"twitter:label1\" content=\"Written by\" \/>\n\t<meta name=\"twitter:data1\" content=\"eeNews Europe\" \/>\n\t<meta name=\"twitter:label2\" content=\"Est. reading time\" \/>\n\t<meta name=\"twitter:data2\" content=\"4 minutes\" \/>\n<script type=\"application\/ld+json\" class=\"yoast-schema-graph\">{\"@context\":\"https:\/\/schema.org\",\"@graph\":[{\"@type\":\"Article\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/#article\",\"isPartOf\":{\"@id\":\"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/\"},\"author\":{\"name\":\"eeNews Europe\",\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#\/schema\/person\/9eff4051fa9dac8230052de45e32b0f4\"},\"headline\":\"FPGA et SoC \u00e0 performances et fonctionnalit\u00e9s de pointe\",\"datePublished\":\"2015-06-16T22:00:00+00:00\",\"dateModified\":\"2015-06-16T22:00:00+00:00\",\"mainEntityOfPage\":{\"@id\":\"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/\"},\"wordCount\":927,\"publisher\":{\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#organization\"},\"keywords\":[\"PLDs\/FPGAs\/ASICs\"],\"articleSection\":[\"Nouveaux produits\"],\"inLanguage\":\"fr-FR\"},{\"@type\":\"WebPage\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/\",\"url\":\"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/\",\"name\":\"FPGA et SoC \u00e0 performances et fonctionnalit\u00e9s de pointe -\",\"isPartOf\":{\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#website\"},\"datePublished\":\"2015-06-16T22:00:00+00:00\",\"dateModified\":\"2015-06-16T22:00:00+00:00\",\"breadcrumb\":{\"@id\":\"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/#breadcrumb\"},\"inLanguage\":\"fr-FR\",\"potentialAction\":[{\"@type\":\"ReadAction\",\"target\":[\"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/\"]}]},{\"@type\":\"BreadcrumbList\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/#breadcrumb\",\"itemListElement\":[{\"@type\":\"ListItem\",\"position\":1,\"name\":\"Home\",\"item\":\"https:\/\/test.ecinews.fr\/fr\/\"},{\"@type\":\"ListItem\",\"position\":2,\"name\":\"FPGA et SoC \u00e0 performances et fonctionnalit\u00e9s de pointe\"}]},{\"@type\":\"WebSite\",\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#website\",\"url\":\"https:\/\/www.eenewseurope.com\/en\/\",\"name\":\"EENewsEurope\",\"description\":\"Just another WordPress site\",\"publisher\":{\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#organization\"},\"potentialAction\":[{\"@type\":\"SearchAction\",\"target\":{\"@type\":\"EntryPoint\",\"urlTemplate\":\"https:\/\/www.eenewseurope.com\/en\/?s={search_term_string}\"},\"query-input\":\"required name=search_term_string\"}],\"inLanguage\":\"fr-FR\"},{\"@type\":\"Organization\",\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#organization\",\"name\":\"EENewsEurope\",\"url\":\"https:\/\/www.eenewseurope.com\/en\/\",\"logo\":{\"@type\":\"ImageObject\",\"inLanguage\":\"fr-FR\",\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#\/schema\/logo\/image\/\",\"url\":\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg\",\"contentUrl\":\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg\",\"width\":283,\"height\":113,\"caption\":\"EENewsEurope\"},\"image\":{\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#\/schema\/logo\/image\/\"}},{\"@type\":\"Person\",\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#\/schema\/person\/9eff4051fa9dac8230052de45e32b0f4\",\"name\":\"eeNews Europe\",\"image\":{\"@type\":\"ImageObject\",\"inLanguage\":\"fr-FR\",\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#\/schema\/person\/image\/fae8f0cb15861c4ae0ed4872e2c9fc22\",\"url\":\"https:\/\/secure.gravatar.com\/avatar\/5081509054e28b04ecd976976e723ce0?s=96&d=mm&r=g\",\"contentUrl\":\"https:\/\/secure.gravatar.com\/avatar\/5081509054e28b04ecd976976e723ce0?s=96&d=mm&r=g\",\"caption\":\"eeNews Europe\"}}]}<\/script>","yoast_head_json":{"title":"FPGA et SoC \u00e0 performances et fonctionnalit\u00e9s de pointe ...","description":"Altera vient de d\u00e9voiler les caract\u00e9ristiques architecturales et les d\u00e9tails de sa famille de produits FPGA et SoC Stratix 10, sa derni\u00e8re g\u00e9n\u00e9ration...","robots":{"index":"index","follow":"follow","max-snippet":"max-snippet:-1","max-image-preview":"max-image-preview:large","max-video-preview":"max-video-preview:-1"},"canonical":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/233428\/","og_locale":"fr_FR","og_type":"article","og_title":"FPGA et SoC \u00e0 performances et fonctionnalit\u00e9s de pointe","og_description":"Altera vient de d\u00e9voiler les caract\u00e9ristiques architecturales et les d\u00e9tails de sa famille de produits FPGA et SoC Stratix 10, sa derni\u00e8re g\u00e9n\u00e9ration de composants \u00e0 logique programmable haut de gamme. Ces circuits affichent des niveaux extraordinaires en mati\u00e8re de performance, d'int\u00e9gration, de densit\u00e9 et de s\u00e9curit\u00e9.","og_url":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/233428\/","og_site_name":"EENewsEurope","article_published_time":"2015-06-16T22:00:00+00:00","og_image":[{"width":2000,"height":1500,"url":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/import\/default\/files\/import\/eci7293_alt088-s10_pr_graphic_4x3_logo.jpg","type":"image\/jpeg"}],"author":"eeNews Europe","twitter_card":"summary_large_image","twitter_misc":{"Written by":"eeNews Europe","Est. reading time":"4 minutes"},"schema":{"@context":"https:\/\/schema.org","@graph":[{"@type":"Article","@id":"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/#article","isPartOf":{"@id":"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/"},"author":{"name":"eeNews Europe","@id":"https:\/\/www.eenewseurope.com\/en\/#\/schema\/person\/9eff4051fa9dac8230052de45e32b0f4"},"headline":"FPGA et SoC \u00e0 performances et fonctionnalit\u00e9s de pointe","datePublished":"2015-06-16T22:00:00+00:00","dateModified":"2015-06-16T22:00:00+00:00","mainEntityOfPage":{"@id":"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/"},"wordCount":927,"publisher":{"@id":"https:\/\/www.eenewseurope.com\/en\/#organization"},"keywords":["PLDs\/FPGAs\/ASICs"],"articleSection":["Nouveaux produits"],"inLanguage":"fr-FR"},{"@type":"WebPage","@id":"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/","url":"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/","name":"FPGA et SoC \u00e0 performances et fonctionnalit\u00e9s de pointe -","isPartOf":{"@id":"https:\/\/www.eenewseurope.com\/en\/#website"},"datePublished":"2015-06-16T22:00:00+00:00","dateModified":"2015-06-16T22:00:00+00:00","breadcrumb":{"@id":"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/#breadcrumb"},"inLanguage":"fr-FR","potentialAction":[{"@type":"ReadAction","target":["https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/"]}]},{"@type":"BreadcrumbList","@id":"https:\/\/www.ecinews.fr\/fr\/fpga-et-soc-a-performances-et-fonctionnalites-de-pointe\/#breadcrumb","itemListElement":[{"@type":"ListItem","position":1,"name":"Home","item":"https:\/\/test.ecinews.fr\/fr\/"},{"@type":"ListItem","position":2,"name":"FPGA et SoC \u00e0 performances et fonctionnalit\u00e9s de pointe"}]},{"@type":"WebSite","@id":"https:\/\/www.eenewseurope.com\/en\/#website","url":"https:\/\/www.eenewseurope.com\/en\/","name":"EENewsEurope","description":"Just another WordPress site","publisher":{"@id":"https:\/\/www.eenewseurope.com\/en\/#organization"},"potentialAction":[{"@type":"SearchAction","target":{"@type":"EntryPoint","urlTemplate":"https:\/\/www.eenewseurope.com\/en\/?s={search_term_string}"},"query-input":"required name=search_term_string"}],"inLanguage":"fr-FR"},{"@type":"Organization","@id":"https:\/\/www.eenewseurope.com\/en\/#organization","name":"EENewsEurope","url":"https:\/\/www.eenewseurope.com\/en\/","logo":{"@type":"ImageObject","inLanguage":"fr-FR","@id":"https:\/\/www.eenewseurope.com\/en\/#\/schema\/logo\/image\/","url":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg","contentUrl":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg","width":283,"height":113,"caption":"EENewsEurope"},"image":{"@id":"https:\/\/www.eenewseurope.com\/en\/#\/schema\/logo\/image\/"}},{"@type":"Person","@id":"https:\/\/www.eenewseurope.com\/en\/#\/schema\/person\/9eff4051fa9dac8230052de45e32b0f4","name":"eeNews Europe","image":{"@type":"ImageObject","inLanguage":"fr-FR","@id":"https:\/\/www.eenewseurope.com\/en\/#\/schema\/person\/image\/fae8f0cb15861c4ae0ed4872e2c9fc22","url":"https:\/\/secure.gravatar.com\/avatar\/5081509054e28b04ecd976976e723ce0?s=96&d=mm&r=g","contentUrl":"https:\/\/secure.gravatar.com\/avatar\/5081509054e28b04ecd976976e723ce0?s=96&d=mm&r=g","caption":"eeNews Europe"}}]}},"authors":[{"term_id":1149,"user_id":22,"is_guest":0,"slug":"eenews-europe","display_name":"eeNews Europe","avatar_url":"https:\/\/secure.gravatar.com\/avatar\/5081509054e28b04ecd976976e723ce0?s=96&d=mm&r=g","0":null,"1":"","2":"","3":"","4":"","5":"","6":"","7":"","8":""}],"_links":{"self":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/233428"}],"collection":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts"}],"about":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/types\/post"}],"author":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/users\/22"}],"replies":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/comments?post=233428"}],"version-history":[{"count":0,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/233428\/revisions"}],"wp:featuredmedia":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/media\/233429"}],"wp:attachment":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/media?parent=233428"}],"wp:term":[{"taxonomy":"category","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/categories?post=233428"},{"taxonomy":"post_tag","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/tags?post=233428"},{"taxonomy":"domains","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/domains?post=233428"},{"taxonomy":"author","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/ppma_author?post=233428"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}