{"id":223043,"date":"2011-11-27T23:00:00","date_gmt":"2011-11-27T23:00:00","guid":{"rendered":"https:\/\/eenewseurope.artwhere.co\/fpga-economiques-et-a-faible-consommation\/"},"modified":"2011-11-27T23:00:00","modified_gmt":"2011-11-27T23:00:00","slug":"fpga-economiques-et-a-faible-consommation","status":"publish","type":"post","link":"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/","title":{"rendered":"FPGA \u00e9conomiques et \u00e0 faible consommation"},"content":{"rendered":"<p>La famille LatticeECP4 h&eacute;rite des atouts de la s&eacute;rie pr&eacute;c&eacute;dente LatticeECP3, offrant au grand public des caract&eacute;ristiques de haute qualit&eacute; tout en restant &eacute;conomique et &agrave; faible consommation d&rsquo;&eacute;nergie. Ainsi les FPGA LatticeECP4 conviennent parfaitement au d&eacute;veloppement de plates-formes grand public pour toute une vari&eacute;t&eacute; d&rsquo;applications&nbsp;: t&ecirc;tes radio distantes, syst&egrave;mes d&rsquo;antennes distribu&eacute;es, stations de base cellulaires, r&eacute;seau Ethernet, commutation, routage, r&eacute;seau industriel, traitement vid&eacute;o, transmission vid&eacute;o et centre de traitement de donn&eacute;es.<br \/>\nLes FPGA LatticeECP4 contiennent jusqu&rsquo;&agrave; seize canaux SERDES 6 Gbits\/s, compatibles CEI, et embarquent des blocs de codage de sous-niveau physique (PCS&nbsp;: Physical Coding Sub-layer) aussi bien en bo&icirc;tiers &eacute;conomiques de type&nbsp; &quot;&nbsp;wire-bond&nbsp;&quot; qu&rsquo;en bo&icirc;tiers de haute performance de type &quot;&nbsp;flip chip&nbsp;&quot;. Les utilisateurs ont ainsi le choix de d&eacute;ployer un FPGA LatticeECP4 dans des syst&egrave;mes puce &agrave; puce ou dans des applications ayant de vaste fond de panier. La fonctionnalit&eacute; configurable SERDES\/PCS peut &ecirc;tre int&eacute;gr&eacute;e de mani&egrave;re transparente avec les moteurs de communication durcis afin de constituer &agrave; moindre co&ucirc;t des sous-syst&egrave;mes complets, dot&eacute;s d&rsquo;une bande passante &eacute;lev&eacute;e. Les moteurs de communication vont jusqu&rsquo;&agrave; diviser par 10 la consommation et le co&ucirc;t par rapport &agrave; des impl&eacute;mentations similaires sur d&rsquo;autres matrices FPGA. Le portfolio de LatticeECP4 Communication Engines comprend des solutions pour PCI Express 2.1, de multiples MAC pour 10 Gigabit Ethernet et Tri-speed Ethernet ainsi que Serial RapidIO (SRIO) 2.1. L&rsquo;association de SERDES\/PCS et des moteurs de communication (Communication Engines) convient parfaitement &agrave; la r&eacute;alisation de conceptions complexes bas&eacute;es sur des protocoles s&eacute;rie, le tout &agrave; plus faible co&ucirc;t, pour une consommation plus basse et un encombrement r&eacute;duit, tout en permettant une mise sur le march&eacute; plus rapide. <\/p>\n<p><strong>Un traitement DSP innovant r&eacute;duit le nombre de multiplieurs<\/strong><br \/>\nLa famille LatticeECP4 se distingue par de puissants blocs de traitement DSP (digital signal processing) r&eacute;unissant des multiplieurs 18&#215;18, de larges UAL, des arbres d&rsquo;additionneurs et des cha&icirc;nes de propagation de la retenue, permettant la mise en cascade de plusieurs unit&eacute;s. Une architecture logique de grande efficacit&eacute; puisque chaque bloc DSP LatticeECP4 &eacute;quivaut &agrave; quatre blocs DSP LatticeECP3. R&eacute;sultat&nbsp;: les possibilit&eacute;s de traitement du signal sont multipli&eacute;es par 4 par rapport &agrave; la g&eacute;n&eacute;ration pr&eacute;c&eacute;dente. Les multiplieurs 18&#215;18 peuvent &ecirc;tre &eacute;clat&eacute;s en 9&#215;9 ou combin&eacute;s pour former une structure 36&#215;36&nbsp;; une souplesse qui permet de s&rsquo;adapter parfaitement aux exigences de l&rsquo;application client. En outre, jusqu&rsquo;&agrave; 576 multiplieurs peuvent &ecirc;tre mis en cascade pour r&eacute;aliser des filtres complexes utiles dans les applications t&ecirc;tes radio distantes (RRH) sans fil, les syst&egrave;mes d&rsquo;antennes RF bas&eacute;s MIMO ou des applications de traitement vid&eacute;o. <\/p>\n<p><strong>Plus de performances et plus de capacit&eacute;s<\/strong><br \/>\nLes FPGA LatticeECP4 sont jusqu&rsquo;&agrave; 50% plus rapides que les composants de la g&eacute;n&eacute;ration pr&eacute;c&eacute;dente. Ils affichent des interfaces m&eacute;moire DDR3 &agrave; 1066 Mbits\/s et des entr&eacute;es\/sorties LVDS &agrave; 1,25 Gbits\/s pouvant &eacute;galement assur&eacute;es en tant qu&rsquo;interfaces s&eacute;rie Gigabit Ethernet. La nouvelle famille LatticeECP4 b&eacute;n&eacute;ficie aussi de 66% de ressources logiques suppl&eacute;mentaires ainsi que de 42% en plus de m&eacute;moire embarqu&eacute;e&nbsp;; le tout permettant aux concepteurs de r&eacute;aliser des syst&egrave;mes sur puce complets dans des FPGA. &quot;&nbsp;La famille de FPGA LatticeECP4 offre &agrave; nos clients une combinaison in&eacute;dite d&rsquo;excellentes caract&eacute;ristiques &ndash;haute performance, faible co&ucirc;t et basse consommation- qui sont indispensables pour les applications, complexes mais sensibles en co&ucirc;t, de type sans fil, filaires et informatiques. Lattice a toujours &eacute;t&eacute; un pionnier pour nos clients, en proposant des innovations &agrave; la pointe du progr&egrave;s dans des composants n&eacute;anmoins &eacute;conomiques. Les matrices LatticeECP4 &eacute;tant maintenant support&eacute;es par notre logiciel de conception Lattice Diamond, nos clients peuvent commencer imm&eacute;diatement &agrave; r&eacute;aliser des plates-formes plus larges mais de plus faible consommation, afin d&rsquo;&eacute;tendre leurs march&eacute;s,&nbsp;&quot; d&eacute;clare Sean Riley, Lattice Corporate Vice President and General Manager, Business Group. <\/p>\n<p><strong>Support de d&eacute;veloppement pour les FPGA LatticeECP4<\/strong><br \/>\nLattice fournit des c&oelig;urs de propri&eacute;t&eacute; intellectuelle (IP), des cartes de d&eacute;veloppement et le logiciel de conception pour un d&eacute;marrage imm&eacute;diat des projets et une rapide mise sur le march&eacute;. La panoplie de c&oelig;urs IP comprend notamment&nbsp;: CPRI, OBSAI, Serial RapidIO, XAUI, SGMII\/Gigabit Ethernet, PCI Express, SMPTE pour la connectivit&eacute; s&eacute;rie&nbsp;; filtres FIR, FFT, codeurs\/d&eacute;codeurs Reed-Solomon, CORDIC, CIC, NCO pour les fonctions DSP&nbsp;; et plusieurs autres c&oelig;urs pour les interfaces m&eacute;moire et la connectivit&eacute;. <\/p>\n<p><strong>L&rsquo;environnement de conception Lattice Diamond Design acc&eacute;l&egrave;re le temps de d&eacute;veloppement<\/strong><br \/>\nD&egrave;s maintenant les clients peuvent concevoir avec les FPGA LatticeECP4 en utilisant le logiciel Lattice Diamond version 1.4 beta. Ce logiciel est le nouvel environnement phare pour la conception avec les FPGA Lattice. Il fournit un jeu complet de puissants outils, des flux de conception efficaces et une interface utilisateur permettant de cibler plus rapidement les applications FPGA &agrave; faible consommation et sensibles en co&ucirc;t. En outre, Lattice Diamond assure toujours des fonctionnalit&eacute;s, leaders de l&rsquo;industrie, sp&eacute;cifiquement d&eacute;velopp&eacute;es pour les applications &eacute;conomiques et &agrave; faible consommation. Parmi ces fonctionnalit&eacute;s, citons&nbsp;: un calculateur de puissance extr&ecirc;mement pr&eacute;cis, un calculateur de bruit en sortie d&ucirc; aux commutations simultan&eacute;es sur les broches, des algorithmes prouv&eacute;s MAP et PAR pour l&rsquo;impl&eacute;mentation FPGA permettant de r&eacute;aliser des solutions &eacute;conomiques en &eacute;nergie et en co&ucirc;t.<strong> <\/strong><\/p>\n<p><strong>  <\/strong><\/p>\n<p><strong>Au sujet de la famille FPGA LatticeECP4<\/strong><br \/>\nLa famille FPGA LatticeECP4 comprend six composants, dot&eacute;s de SERDES 6G multi-protocoles, compatibles avec les standards, propos&eacute;s en bo&icirc;tiers &eacute;conomiques de type &quot;&nbsp;wire-bond&nbsp;&quot;. Ces six composants proposent &eacute;galement des interfaces m&eacute;moire DDR1\/2\/3 avec des vitesses allant jusqu&rsquo;&agrave; 1066 Mbits\/s, et de puissants blocs DSP pouvant &ecirc;tre mis en cascade et convenant parfaitement aux traitements du signal en haute performance RF ou en bande de base aussi bien qu&rsquo;au traitement d&rsquo;image. Cadenc&eacute;s &agrave; 1,25 Gbits\/s, les FPGA LatticeECP4 affichent aussi des E\/S LVDS rapides ainsi que jusqu&rsquo;&agrave; 10,6 Mbits de m&eacute;moire embarqu&eacute;e. Les densit&eacute;s logiques s&rsquo;&eacute;chelonnent de 30K LUT &agrave; 250K LUT avec jusqu&rsquo;&agrave; 512 E\/S utilisateurs. Les caract&eacute;ristiques haute performance de la famille FPGA LatticeECP4 sont les suivantes : \n<\/p>\n<p>&#8211; Des blocs DSP qui autorisent jusqu&rsquo;&agrave; 36&#215;36 fonctions MAC (Multiply and Accumulate) fonctionnant &agrave; plus de 500 MHz. Les slices DSP permettent &eacute;galement une mise en cascade innovante afin d&rsquo;impl&eacute;menter de larges UAL et des arbres d&rsquo;additionneurs sans &ecirc;tre p&eacute;nalis&eacute; par des goulots d&rsquo;&eacute;tranglement dus &agrave; la logique FPGA. Ces blocs DSP comprennent chacun une logique acc&eacute;l&eacute;r&eacute;e permettant de multiplier par 4 la bande passante de chaque bloc DSP par rapport aux performances des g&eacute;n&eacute;rations pr&eacute;c&eacute;dentes. <\/p>\n<p>&#8211; SERDES 6 Gbits\/s, compatible CEI-6G, et pouvant g&eacute;rer de multiples protocoles sur chaque quad SERDES. Parmi eux, citons&nbsp;: PCI Express 2.1, CPRI, OBSAI, XAUI, Serial RapidIO 2.0, SGMII\/ Gigabit Ethernet et 10 Gigabit Ethernet. <\/p>\n<p>&#8211; Les blocs SERDES\/PCS ont &eacute;t&eacute; sp&eacute;cifiquement con&ccedil;us pour assurer des liens CPRI &agrave; faible variation de latence&nbsp;; ces liens intervenant dans les stations de base sans fil avec une connectivit&eacute; RRH (Remote Radio Head). <\/p>\n<p>&#8211; Les blocs moteur de communication (Communication Engine) en dur utilisant des zones m&eacute;tallis&eacute;es durcies pour r&eacute;aliser de multiples fonctions comme des blocs 10GbE et Triple Speed MAC, ou PCI Express 2.1 ou SRIO 2.1. Ces blocs sont dix fois plus efficaces au niveau superficie et consommation que les impl&eacute;mentations FPGA classiques. <\/p>\n<p>&#8211; Compatibilit&eacute; avec le standard SMPTE Serial Digital Interface, avec la possibilit&eacute; sans pr&eacute;c&eacute;dent de supporter des signaux 3G, HD et SD vid&eacute;o, ind&eacute;pendamment sur chaque canal SERDES. Le support du triple d&eacute;bit est assur&eacute; sans faire appel &agrave; une technique de sur-&eacute;chantillonnage, consommant ainsi la plus faible quantit&eacute; possible d&rsquo;&eacute;nergie. <\/p>\n<p>&#8211; E\/S LVDS &agrave; 1,25 Gbits\/s, avec des blocs horloge de r&eacute;cup&eacute;ration des donn&eacute;es (Clock Data Recovery), permettant l&rsquo;interface avec des convertisseurs analogique-num&eacute;rique (CAN) et num&eacute;rique-analogique (CNA) de haute performance et l&rsquo;impl&eacute;mentation de liens SGMII\/GbE. La possibilit&eacute; d&rsquo;assurer la fonctionnalit&eacute; CDR sur les E\/S d&rsquo;usage g&eacute;n&eacute;ral accro&icirc;t grandement le nombre d&rsquo;E\/S s&eacute;rie disponibles pour le concepteur. Ainsi, des FPGA de plus petite taille peuvent convenir m&ecirc;me si un grand nombre de canaux SERDES sont n&eacute;cessaires &agrave; l&rsquo;application&nbsp;; ce qui r&eacute;duit beaucoup le co&ucirc;t d&rsquo;impl&eacute;mentation d&rsquo;une logique d&rsquo;interface s&eacute;rie Ethernet.<\/p>\n<p>Des clients s&eacute;lectionn&eacute;s con&ccedil;oivent d&eacute;j&agrave; avec les FPGA LatticeECP4 en utilisant le logiciel de conception Lattice Diamond 1.4 beta. Des &eacute;chantillons de ces composants seront disponibles au premier semestre 2012 et la production en volume est pr&eacute;vue pour le second semestre 2012.<\/p>\n<p><a href=\"http:\/\/www.latticesemi.com\" target=\"_blank\" title=\"www.latticesemi.com\" rel=\"noopener\">www.latticesemi.com<\/a>  <\/p>\n","protected":false},"excerpt":{"rendered":"<p>Lattice Semiconductor red\u00e9finit le domaine du FPGA milieu de gamme \u00e0 faible co\u00fbt et basse consommation en annon\u00e7ant sa famille FPGA de nouvelle g\u00e9n\u00e9ration, r\u00e9f\u00e9renc\u00e9e LatticeECP4, et dot\u00e9e de SERDES \u00e0 6 Gbits\/s en bo\u00eetiers \u00e9conomiques \u00a0\u00bb wire-bond \u00ab\u00a0, de puissants blocs DSP et de moteurs de communication bas\u00e9s sur des hard IP. Ces circuits FPGA ciblent les applications sensibles en co\u00fbt et en consommation des march\u00e9s du sans fil, du filaire, de la vid\u00e9o et de l&rsquo;informatique.<\/p>\n","protected":false},"author":22,"featured_media":223044,"comment_status":"closed","ping_status":"closed","sticky":false,"template":"","format":"standard","meta":{"_acf_changed":false,"footnotes":""},"categories":[881],"tags":[908],"domains":[47],"ppma_author":[1149],"class_list":["post-223043","post","type-post","status-publish","format-standard","has-post-thumbnail","hentry","category-nouveaux-produits","tag-plds-fpgas-asics-fr","domains-electronique-eci"],"acf":[],"yoast_head":"<title>FPGA \u00e9conomiques et \u00e0 faible consommation ...<\/title>\n<meta name=\"description\" content=\"Lattice Semiconductor red\u00e9finit le domaine du FPGA milieu de gamme \u00e0 faible co\u00fbt et basse consommation en annon\u00e7ant sa famille FPGA de nouvelle...\" \/>\n<meta name=\"robots\" content=\"index, follow, max-snippet:-1, max-image-preview:large, max-video-preview:-1\" \/>\n<link rel=\"canonical\" href=\"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/223043\/\" \/>\n<meta property=\"og:locale\" content=\"fr_FR\" \/>\n<meta property=\"og:type\" content=\"article\" \/>\n<meta property=\"og:title\" content=\"FPGA \u00e9conomiques et \u00e0 faible consommation\" \/>\n<meta property=\"og:description\" content=\"Lattice Semiconductor red\u00e9finit le domaine du FPGA milieu de gamme \u00e0 faible co\u00fbt et basse consommation en annon\u00e7ant sa famille FPGA de nouvelle g\u00e9n\u00e9ration, r\u00e9f\u00e9renc\u00e9e LatticeECP4, et dot\u00e9e de SERDES \u00e0 6 Gbits\/s en bo\u00eetiers \u00e9conomiques &quot; wire-bond &quot;, de puissants blocs DSP et de moteurs de communication bas\u00e9s sur des hard IP. Ces circuits FPGA ciblent les applications sensibles en co\u00fbt et en consommation des march\u00e9s du sans fil, du filaire, de la vid\u00e9o et de l&#039;informatique.\" \/>\n<meta property=\"og:url\" content=\"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/223043\/\" \/>\n<meta property=\"og:site_name\" content=\"EENewsEurope\" \/>\n<meta property=\"article:published_time\" content=\"2011-11-27T23:00:00+00:00\" \/>\n<meta property=\"og:image\" content=\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/import\/default\/files\/import\/eci3052_lattice.jpg\" \/>\n\t<meta property=\"og:image:width\" content=\"2100\" \/>\n\t<meta property=\"og:image:height\" content=\"1500\" \/>\n\t<meta property=\"og:image:type\" content=\"image\/jpeg\" \/>\n<meta name=\"author\" content=\"eeNews Europe\" \/>\n<meta name=\"twitter:card\" content=\"summary_large_image\" \/>\n<meta name=\"twitter:label1\" content=\"Written by\" \/>\n\t<meta name=\"twitter:data1\" content=\"eeNews Europe\" \/>\n\t<meta name=\"twitter:label2\" content=\"Est. reading time\" \/>\n\t<meta name=\"twitter:data2\" content=\"9 minutes\" \/>\n<script type=\"application\/ld+json\" class=\"yoast-schema-graph\">{\"@context\":\"https:\/\/schema.org\",\"@graph\":[{\"@type\":\"Article\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/#article\",\"isPartOf\":{\"@id\":\"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/\"},\"author\":{\"name\":\"eeNews Europe\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/#\/schema\/person\/9eff4051fa9dac8230052de45e32b0f4\"},\"headline\":\"FPGA \u00e9conomiques et \u00e0 faible consommation\",\"datePublished\":\"2011-11-27T23:00:00+00:00\",\"dateModified\":\"2011-11-27T23:00:00+00:00\",\"mainEntityOfPage\":{\"@id\":\"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/\"},\"wordCount\":1804,\"publisher\":{\"@id\":\"https:\/\/www.ecinews.fr\/fr\/#organization\"},\"keywords\":[\"PLDs\/FPGAs\/ASICs\"],\"articleSection\":[\"Nouveaux produits\"],\"inLanguage\":\"fr-FR\"},{\"@type\":\"WebPage\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/\",\"url\":\"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/\",\"name\":\"FPGA \u00e9conomiques et \u00e0 faible consommation -\",\"isPartOf\":{\"@id\":\"https:\/\/www.ecinews.fr\/fr\/#website\"},\"datePublished\":\"2011-11-27T23:00:00+00:00\",\"dateModified\":\"2011-11-27T23:00:00+00:00\",\"breadcrumb\":{\"@id\":\"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/#breadcrumb\"},\"inLanguage\":\"fr-FR\",\"potentialAction\":[{\"@type\":\"ReadAction\",\"target\":[\"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/\"]}]},{\"@type\":\"BreadcrumbList\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/#breadcrumb\",\"itemListElement\":[{\"@type\":\"ListItem\",\"position\":1,\"name\":\"Home\",\"item\":\"https:\/\/www.ecinews.fr\/fr\/\"},{\"@type\":\"ListItem\",\"position\":2,\"name\":\"FPGA \u00e9conomiques et \u00e0 faible consommation\"}]},{\"@type\":\"WebSite\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/#website\",\"url\":\"https:\/\/www.ecinews.fr\/fr\/\",\"name\":\"EENewsEurope\",\"description\":\"Just another WordPress site\",\"publisher\":{\"@id\":\"https:\/\/www.ecinews.fr\/fr\/#organization\"},\"potentialAction\":[{\"@type\":\"SearchAction\",\"target\":{\"@type\":\"EntryPoint\",\"urlTemplate\":\"https:\/\/www.ecinews.fr\/fr\/?s={search_term_string}\"},\"query-input\":\"required name=search_term_string\"}],\"inLanguage\":\"fr-FR\"},{\"@type\":\"Organization\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/#organization\",\"name\":\"EENewsEurope\",\"url\":\"https:\/\/www.ecinews.fr\/fr\/\",\"logo\":{\"@type\":\"ImageObject\",\"inLanguage\":\"fr-FR\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/#\/schema\/logo\/image\/\",\"url\":\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg\",\"contentUrl\":\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg\",\"width\":283,\"height\":113,\"caption\":\"EENewsEurope\"},\"image\":{\"@id\":\"https:\/\/www.ecinews.fr\/fr\/#\/schema\/logo\/image\/\"}},{\"@type\":\"Person\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/#\/schema\/person\/9eff4051fa9dac8230052de45e32b0f4\",\"name\":\"eeNews Europe\",\"image\":{\"@type\":\"ImageObject\",\"inLanguage\":\"fr-FR\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/#\/schema\/person\/image\/fae8f0cb15861c4ae0ed4872e2c9fc22\",\"url\":\"https:\/\/secure.gravatar.com\/avatar\/5081509054e28b04ecd976976e723ce0?s=96&d=mm&r=g\",\"contentUrl\":\"https:\/\/secure.gravatar.com\/avatar\/5081509054e28b04ecd976976e723ce0?s=96&d=mm&r=g\",\"caption\":\"eeNews Europe\"}}]}<\/script>","yoast_head_json":{"title":"FPGA \u00e9conomiques et \u00e0 faible consommation ...","description":"Lattice Semiconductor red\u00e9finit le domaine du FPGA milieu de gamme \u00e0 faible co\u00fbt et basse consommation en annon\u00e7ant sa famille FPGA de nouvelle...","robots":{"index":"index","follow":"follow","max-snippet":"max-snippet:-1","max-image-preview":"max-image-preview:large","max-video-preview":"max-video-preview:-1"},"canonical":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/223043\/","og_locale":"fr_FR","og_type":"article","og_title":"FPGA \u00e9conomiques et \u00e0 faible consommation","og_description":"Lattice Semiconductor red\u00e9finit le domaine du FPGA milieu de gamme \u00e0 faible co\u00fbt et basse consommation en annon\u00e7ant sa famille FPGA de nouvelle g\u00e9n\u00e9ration, r\u00e9f\u00e9renc\u00e9e LatticeECP4, et dot\u00e9e de SERDES \u00e0 6 Gbits\/s en bo\u00eetiers \u00e9conomiques \" wire-bond \", de puissants blocs DSP et de moteurs de communication bas\u00e9s sur des hard IP. Ces circuits FPGA ciblent les applications sensibles en co\u00fbt et en consommation des march\u00e9s du sans fil, du filaire, de la vid\u00e9o et de l'informatique.","og_url":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/223043\/","og_site_name":"EENewsEurope","article_published_time":"2011-11-27T23:00:00+00:00","og_image":[{"width":2100,"height":1500,"url":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/import\/default\/files\/import\/eci3052_lattice.jpg","type":"image\/jpeg"}],"author":"eeNews Europe","twitter_card":"summary_large_image","twitter_misc":{"Written by":"eeNews Europe","Est. reading time":"9 minutes"},"schema":{"@context":"https:\/\/schema.org","@graph":[{"@type":"Article","@id":"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/#article","isPartOf":{"@id":"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/"},"author":{"name":"eeNews Europe","@id":"https:\/\/www.ecinews.fr\/fr\/#\/schema\/person\/9eff4051fa9dac8230052de45e32b0f4"},"headline":"FPGA \u00e9conomiques et \u00e0 faible consommation","datePublished":"2011-11-27T23:00:00+00:00","dateModified":"2011-11-27T23:00:00+00:00","mainEntityOfPage":{"@id":"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/"},"wordCount":1804,"publisher":{"@id":"https:\/\/www.ecinews.fr\/fr\/#organization"},"keywords":["PLDs\/FPGAs\/ASICs"],"articleSection":["Nouveaux produits"],"inLanguage":"fr-FR"},{"@type":"WebPage","@id":"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/","url":"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/","name":"FPGA \u00e9conomiques et \u00e0 faible consommation -","isPartOf":{"@id":"https:\/\/www.ecinews.fr\/fr\/#website"},"datePublished":"2011-11-27T23:00:00+00:00","dateModified":"2011-11-27T23:00:00+00:00","breadcrumb":{"@id":"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/#breadcrumb"},"inLanguage":"fr-FR","potentialAction":[{"@type":"ReadAction","target":["https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/"]}]},{"@type":"BreadcrumbList","@id":"https:\/\/www.ecinews.fr\/fr\/fpga-economiques-et-a-faible-consommation\/#breadcrumb","itemListElement":[{"@type":"ListItem","position":1,"name":"Home","item":"https:\/\/www.ecinews.fr\/fr\/"},{"@type":"ListItem","position":2,"name":"FPGA \u00e9conomiques et \u00e0 faible consommation"}]},{"@type":"WebSite","@id":"https:\/\/www.ecinews.fr\/fr\/#website","url":"https:\/\/www.ecinews.fr\/fr\/","name":"EENewsEurope","description":"Just another WordPress site","publisher":{"@id":"https:\/\/www.ecinews.fr\/fr\/#organization"},"potentialAction":[{"@type":"SearchAction","target":{"@type":"EntryPoint","urlTemplate":"https:\/\/www.ecinews.fr\/fr\/?s={search_term_string}"},"query-input":"required name=search_term_string"}],"inLanguage":"fr-FR"},{"@type":"Organization","@id":"https:\/\/www.ecinews.fr\/fr\/#organization","name":"EENewsEurope","url":"https:\/\/www.ecinews.fr\/fr\/","logo":{"@type":"ImageObject","inLanguage":"fr-FR","@id":"https:\/\/www.ecinews.fr\/fr\/#\/schema\/logo\/image\/","url":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg","contentUrl":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg","width":283,"height":113,"caption":"EENewsEurope"},"image":{"@id":"https:\/\/www.ecinews.fr\/fr\/#\/schema\/logo\/image\/"}},{"@type":"Person","@id":"https:\/\/www.ecinews.fr\/fr\/#\/schema\/person\/9eff4051fa9dac8230052de45e32b0f4","name":"eeNews Europe","image":{"@type":"ImageObject","inLanguage":"fr-FR","@id":"https:\/\/www.ecinews.fr\/fr\/#\/schema\/person\/image\/fae8f0cb15861c4ae0ed4872e2c9fc22","url":"https:\/\/secure.gravatar.com\/avatar\/5081509054e28b04ecd976976e723ce0?s=96&d=mm&r=g","contentUrl":"https:\/\/secure.gravatar.com\/avatar\/5081509054e28b04ecd976976e723ce0?s=96&d=mm&r=g","caption":"eeNews Europe"}}]}},"authors":[{"term_id":1149,"user_id":22,"is_guest":0,"slug":"eenews-europe","display_name":"eeNews Europe","avatar_url":"https:\/\/secure.gravatar.com\/avatar\/5081509054e28b04ecd976976e723ce0?s=96&d=mm&r=g","0":null,"1":"","2":"","3":"","4":"","5":"","6":"","7":"","8":""}],"_links":{"self":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/223043"}],"collection":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts"}],"about":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/types\/post"}],"author":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/users\/22"}],"replies":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/comments?post=223043"}],"version-history":[{"count":0,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/223043\/revisions"}],"wp:featuredmedia":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/media\/223044"}],"wp:attachment":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/media?parent=223043"}],"wp:term":[{"taxonomy":"category","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/categories?post=223043"},{"taxonomy":"post_tag","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/tags?post=223043"},{"taxonomy":"domains","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/domains?post=223043"},{"taxonomy":"author","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/ppma_author?post=223043"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}