{"id":222111,"date":"2011-07-21T22:00:00","date_gmt":"2011-07-21T22:00:00","guid":{"rendered":"https:\/\/eenewseurope.artwhere.co\/logiciel-de-conception-pour-fpga\/"},"modified":"2011-07-21T22:00:00","modified_gmt":"2011-07-21T22:00:00","slug":"logiciel-de-conception-pour-fpga","status":"publish","type":"post","link":"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/","title":{"rendered":"Logiciel de conception pour FPGA"},"content":{"rendered":"<p>&quot;&nbsp;Nos utilisateurs migrent rapidement vers les outils de conception Lattice Diamond afin de b&eacute;n&eacute;ficier de l&rsquo;environnement de conception intuitif et de la haute qualit&eacute; des r&eacute;sultats pour les applications de faible consommation et sensibles en co&ucirc;t,&nbsp;&quot; d&eacute;clare Mike Kendrick, Director of Software Marketing chez Lattice.&nbsp; &quot;&nbsp;Le logiciel Lattice Diamond 1.3 &eacute;tend encore plus la productivit&eacute; des utilisateurs et la qualit&eacute; des r&eacute;sultats qu&rsquo;ils sont en droit d&rsquo;attendre des outils de conception Lattice Diamond.&nbsp;&quot;<\/p>\n<p><strong>Un support enrichi pour la famille de composant MachXO2<\/strong><br \/>\nLe logiciel de conception Lattice Diamond permet aux utilisateurs d&rsquo;explorer facilement les options de conception lorsqu&rsquo;ils ciblent des applications de fort volume, de faible consommation et sensibles en co&ucirc;t &ndash;ce type d&rsquo;applications convient parfaitement &agrave; la famille MachXO2. Le logiciel Lattice Diamond 1.3 inclut maintenant une mise &agrave; jour de l&rsquo;information composant concernant l&rsquo;analyse temporelle et de puissance, ainsi que l&rsquo;encapsulation finale pour la production, le flux de bits et l&rsquo;analyse SSO des donn&eacute;es bas&eacute;es sur la caract&eacute;risation r&eacute;elle au niveau silicium pour les composants MachXO2 &nbsp;LCMXO2-1200 et LCMXO2-1200U. Il est &agrave; noter que ces changements, plus les am&eacute;liorations continues de la synth&egrave;se et des moteurs d&rsquo;impl&eacute;mentation PAR et MAP, ont conduit &agrave; une augmentation de FMax de 5% &agrave; 15% sur la plupart des conceptions cibl&eacute;es par les composants LCMXO2. <\/p>\n<p><strong>Une conception plus robuste et un co&ucirc;t optimis&eacute; en moins de temps<\/strong><br \/>\nLe logiciel Lattice Diamond 1.3 permet aux utilisateurs de concevoir avec plus de confiance et d&rsquo;&ecirc;tre assur&eacute;s que les conceptions sont plus robustes et r&eacute;sistantes &agrave; leur environnement de fonctionnement. Par exemple, les concepteurs peuvent maintenant ajouter une gigue d&rsquo;horloge d&eacute;finie par l&rsquo;utilisateur dans leurs syst&egrave;mes d&rsquo;horloge lorsqu&rsquo;ils r&eacute;alisent l&rsquo;analyse temporelle statique de leurs conceptions. Les utilisateurs contr&ocirc;lent la valeur de la gigue d&rsquo;horloge qu&rsquo;ils d&eacute;sirent mod&eacute;liser sur leur signal d&rsquo;horloge via une extension des pr&eacute;f&eacute;rences temporelles d&eacute;j&agrave; existantes, et visualisent les r&eacute;sultats d&rsquo;analyse &agrave; la fois par le rapport Trace ainsi que la visualisation Timing Analysis. La visualisation Timing Analysis met &agrave; jour rapidement les r&eacute;sultats d&rsquo;analyse lorsque la gigue d&rsquo;horloge est chang&eacute;e.<br \/>\nDe plus, le logiciel Lattice Diamond 1.3 aide d&eacute;sormais les utilisateurs qui veulent faire migrer leurs conceptions vers un composant plus &eacute;conomique au sein de la m&ecirc;me famille tout en pr&eacute;servant le bo&icirc;tier courant ainsi que le layout de la carte. Cette possibilit&eacute; est disponible aussi bien pour la famille de composants MachXO que pour celle des composants FPGA de plus haute performance LatticeECP3. Les utilisateurs ont acc&egrave;s &agrave; l&rsquo;information concernant la migration des broches dans la vue Package et les vues Spreadsheet, telles que les broches incompatibles. Cette information sur la migration des broches peut &eacute;galement &ecirc;tre export&eacute;e vers le fichier Pin Layout. <\/p>\n<p><strong>Un flot de conception plus efficace<\/strong><br \/>\nLe logiciel Lattice Diamond comprend un GUI complet et intuitif , dot&eacute; de plusieurs nouveaux concepts aidant les utilisateurs &agrave; explorer rapidement les diverses options de conception pour r&eacute;pondre au mieux &agrave; leurs objectifs en co&ucirc;t, consommation et performance. Le logiciel Lattice Diamond 1.3 &eacute;tend cette approche avec plusieurs enrichissements du flot de conception. Par exemple, les projets peuvent maintenant supporter des s&eacute;quences de test complexes multi-fichiers et de multiples repr&eacute;sentations du m&ecirc;me bloc de conception (telle qu&rsquo;une description pour la synth&egrave;se et une autre pour la simulation) peuvent &ecirc;tre r&eacute;alis&eacute;es. L&rsquo;assistant de simulation peut automatiquement d&eacute;terminer quels fichiers devraient &ecirc;tre utilis&eacute;s pour la simulation et fait suivre les options correctes au simulateur. De plus, le flot des contraintes de conception au niveau synth&egrave;se est maintenant plus intuitif et autorise de multiples fichiers qui peuvent &ecirc;tre g&eacute;r&eacute;s de la m&ecirc;me mani&egrave;re que les fichiers back-end de pr&eacute;f&eacute;rence. Enfin, en utilisant le Reveal Analyzer, le d&eacute;bogueur sur puce de Lattice Diamond, les utilisateurs peuvent maintenant charger de grandes quantit&eacute; de donn&eacute;es de tra&ccedil;age et pr&eacute;parer des configurations complexes de d&eacute;clenchement qui sont jusqu&rsquo;&agrave; 10 fois plus rapides que ce qu&rsquo;il &eacute;tait possible jusqu&rsquo;&agrave; pr&eacute;sent. <\/p>\n<p><strong>L&rsquo;exploration de conception devient facile<\/strong><br \/>\nLe logiciel Lattice Diamond 1.3 fournit maintenant des ressources de conception utilisables pour chaque niveau logique dans la hi&eacute;rarchie suivant la synth&egrave;se, et permet aux utilisateurs de prendre tr&egrave;s t&ocirc;t des d&eacute;cisions concernant la mani&egrave;re de structurer leur conception de fa&ccedil;on &agrave; optimiser l&rsquo;utilisation de l&rsquo;ensemble du composant.<br \/>\nEn outre, afin d&rsquo;explorer les diverses options de conception, les utilisateurs peuvent maintenant s&eacute;lectionner la meilleure ex&eacute;cution en faisant appel au traitement parall&egrave;le des multiples impl&eacute;mentations fourni par Run Manager. Les utilisateurs peuvent d&eacute;sormais s&eacute;lectionner directement l&rsquo;impl&eacute;mentation active dans Run Manager et peuvent contr&ocirc;ler ainsi laquelle des ex&eacute;cutions &quot;&nbsp;multi-par&nbsp;&quot; est utilis&eacute;e de fa&ccedil;on &agrave; ce que le reste du flot de conception puisse &ecirc;tre focalis&eacute; sur l&rsquo;impl&eacute;mentation qui fournit le meilleur placement\/routage pour cette conception. <\/p>\n<p><strong>Une facilit&eacute; d&rsquo;utilisation am&eacute;lior&eacute;e<\/strong><br \/>\nL&rsquo;interface utilisateur Lattice Diamond allie des caract&eacute;ristiques et une personnalisation &agrave; la pointe du progr&egrave;s avec une facilit&eacute; d&rsquo;utilisation am&eacute;lior&eacute;e de fa&ccedil;on &agrave; ce que les utilisateurs puissent achever leur conception plus rapidement. Avec le logiciel Lattice Diamond 1.3, les utilisateurs peuvent maintenant programmer leurs conceptions d&rsquo;une mani&egrave;re tr&egrave;s intuitive. Le nouveau Diamond Programmer supporte totalement les caract&eacute;ristiques de programmation directe de ispVM System, un gestionnaire complet et autonome de programmation de composant. Diamond Programmer am&eacute;liore significativement la facilit&eacute; d&rsquo;utilisation des &eacute;tapes les plus courantes telles que la configuration du c&acirc;blage, le scan de la carte, et la programmation directe du composant. Diamond Programmer est disponible, soit totalement int&eacute;gr&eacute; dans l&rsquo;environnement Lattice Diamond, soit comme outil ind&eacute;pendant. <\/p>\n<p><strong>Int&eacute;gration avec le logiciel PAC-Designer 6.1<\/strong><br \/>\nLe logiciel Lattice Diamond 1.3 fournit un environnement de simulation automatis&eacute; qui n&rsquo;&eacute;tait pas disponible pr&eacute;c&eacute;demment pour les concepteurs de signaux mixtes, et s&rsquo;int&egrave;gre avec le logiciel PAC-Designer 6.1 pour simplifier la conception de la plate-forme gestionnaire. Qu&rsquo;il s&rsquo;agisse de tester la fonctionnalit&eacute; des fonctions critiques des broches d&rsquo;E\/S analogiques contr&ocirc;l&eacute;es par le CPLD interne de Platform Manager, ou de v&eacute;rifier l&rsquo;int&eacute;gration des fonctions num&eacute;riques de contr&ocirc;le cod&eacute;es en Verilog ou VHDL au sein de la section contr&ocirc;le FPGA de Platform Manager, le logiciel PAC-Designer 6.1 s&rsquo;int&egrave;gre de mani&egrave;re transparente avec les outils de conception Lattice Diamond 1.3 pour compiler l&rsquo;ensemble de la conception, cr&eacute;er le fichier de stimuli n&eacute;cessaires, puis automatiquement g&eacute;n&eacute;rer les formes d&rsquo;onde temporelles initiales au sein du simulateur Aldec Active-HDL. <\/p>\n<p><strong>Support d&rsquo;outil tierce partie<\/strong><br \/>\nLe logiciel Lattice Diamond comprend la synth&egrave;se Synplify Pro de Synopsys pour FPGA avanc&eacute; tournant sous Windows et Linux. Le simulateur Active-HDL d&rsquo;Aldec Lattice Edition II est &eacute;galement inclus pour Windows. Outre l&rsquo;outil supportant les composants Lattice fourni par les versions OEM de Synplify Pro et Active-HDL, les composants Lattice sont &eacute;galement disponibles dans les versions compl&egrave;tes de Synopsys Synplify Pro et Aldec Active-HDL. La synth&egrave;se Mentor Graphics ModelSim SE et Precision RTL supportent &eacute;galement les composants Lattice. &nbsp;<\/p>\n<p>Le logiciel Lattice Diamond 1.3 est disponible d&egrave;s maintenant pour t&eacute;l&eacute;chargement &agrave; partir du site Lattice &agrave; <a title=\"blocked::http:\/\/www.latticesemi.com\/latticediamond\/downloads\/\" href=\"http:\/\/www.latticesemi.com\/latticediamond\/downloads\/\">http:\/\/www.latticesemi.com\/latticediamond\/downloads\/<\/a> pour Windows et Linux. Une fois t&eacute;l&eacute;charg&eacute; et install&eacute;, le logiciel peut &ecirc;tre utilis&eacute; avec soit une licence gratuite Lattice Diamond, soit une licence d&rsquo;abonnement Lattice Diamond. La licence gratuite Lattice Diamond peut &ecirc;tre g&eacute;n&eacute;r&eacute;e imm&eacute;diatement sur demande &agrave; partir du site Lattice et permet un acc&egrave;s gratuit &agrave; de nombreux composants Lattice populaires telles que les familles MachXO2 et MachXO, la famille FPGA Lattice XP2 et la famille FPGA LatticeECP2. La licence gratuite Lattice Diamond permet Synopsys Synplify Pro pour la synth&egrave;se Lattice ainsi que le simulateur langage mixte Aldec Lattice Edition II.<br \/>\nL&rsquo;acquisition de la licence d&rsquo;abonnement Lattice Diamond poss&egrave;de toutes les caract&eacute;ristiques de la licence gratuite et y ajoute le support de tous les FPGA Lattice, incluant les composants Lattice ECP3. Le prix de la licence d&rsquo;abonnement Lattice Diamond est de 895$ par an. <\/p>\n<p><a href=\"http:\/\/www.latticesemi.com\/\">www.latticesemi.com<\/a><\/p>\n<p>&nbsp;<\/p>\n","protected":false},"excerpt":{"rendered":"<p>Lattice Semiconductor Corporation vient d&rsquo;annoncer la version 1.3 de son logiciel de conception Lattice Diamond \u00a0pour les composants Lattice FPGA. Ces utilisateurs vont b\u00e9n\u00e9ficier de nouvelles fonctionnalit\u00e9s importantes, incluant l&rsquo;analyse de gigue d&rsquo;horloge (clock jitter). Le logiciel Lattice Diamond 1.3 est d\u00e9sormais \u00e9galement int\u00e9gr\u00e9 aux outils de conception \u00e0 signaux mixtes PAC-Designer 6.1 de Lattice, fournissant un support de conception pour les composants programmables \u00e0 signaux mixtes Platform Manager de Lattice. De plus, le logiciel Lattice Diamond 1.3 a enrichi son support pour la famille de composants MachXO2 en fournissant des mod\u00e8les SSO et des flux de bits pour la production finale destin\u00e9s aux composants LCMXO2-1200 et LCMXO2-1200U, et en ajoutant le support pour l&rsquo;encapsulation au niveau wafer pour le LCMXO2-2000U qui est n\u00e9cessaire pour les applications de fort volume et sensibles en co\u00fbt.<\/p>\n","protected":false},"author":22,"featured_media":222112,"comment_status":"closed","ping_status":"closed","sticky":false,"template":"","format":"standard","meta":{"_acf_changed":false,"footnotes":""},"categories":[881],"tags":[908],"domains":[47],"ppma_author":[1149],"class_list":["post-222111","post","type-post","status-publish","format-standard","has-post-thumbnail","hentry","category-nouveaux-produits","tag-plds-fpgas-asics-fr","domains-electronique-eci"],"acf":[],"yoast_head":"<title>Logiciel de conception pour FPGA ...<\/title>\n<meta name=\"description\" content=\"Lattice Semiconductor Corporation vient d&#039;annoncer la version 1.3 de son logiciel de conception Lattice Diamond \u00a0pour les composants Lattice FPGA. Ces...\" \/>\n<meta name=\"robots\" content=\"index, follow, max-snippet:-1, max-image-preview:large, max-video-preview:-1\" \/>\n<link rel=\"canonical\" href=\"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/222111\/\" \/>\n<meta property=\"og:locale\" content=\"fr_FR\" \/>\n<meta property=\"og:type\" content=\"article\" \/>\n<meta property=\"og:title\" content=\"Logiciel de conception pour FPGA\" \/>\n<meta property=\"og:description\" content=\"Lattice Semiconductor Corporation vient d&#039;annoncer la version 1.3 de son logiciel de conception Lattice Diamond \u00a0pour les composants Lattice FPGA. Ces utilisateurs vont b\u00e9n\u00e9ficier de nouvelles fonctionnalit\u00e9s importantes, incluant l&#039;analyse de gigue d&#039;horloge (clock jitter). Le logiciel Lattice Diamond 1.3 est d\u00e9sormais \u00e9galement int\u00e9gr\u00e9 aux outils de conception \u00e0 signaux mixtes PAC-Designer 6.1 de Lattice, fournissant un support de conception pour les composants programmables \u00e0 signaux mixtes Platform Manager de Lattice. De plus, le logiciel Lattice Diamond 1.3 a enrichi son support pour la famille de composants MachXO2 en fournissant des mod\u00e8les SSO et des flux de bits pour la production finale destin\u00e9s aux composants LCMXO2-1200 et LCMXO2-1200U, et en ajoutant le support pour l&#039;encapsulation au niveau wafer pour le LCMXO2-2000U qui est n\u00e9cessaire pour les applications de fort volume et sensibles en co\u00fbt.\" \/>\n<meta property=\"og:url\" content=\"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/222111\/\" \/>\n<meta property=\"og:site_name\" content=\"EENewsEurope\" \/>\n<meta property=\"article:published_time\" content=\"2011-07-21T22:00:00+00:00\" \/>\n<meta property=\"og:image\" content=\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/import\/default\/files\/import\/eci2228_lattice.jpg\" \/>\n\t<meta property=\"og:image:width\" content=\"2100\" \/>\n\t<meta property=\"og:image:height\" content=\"1800\" \/>\n\t<meta property=\"og:image:type\" content=\"image\/jpeg\" \/>\n<meta name=\"author\" content=\"eeNews Europe\" \/>\n<meta name=\"twitter:card\" content=\"summary_large_image\" \/>\n<meta name=\"twitter:label1\" content=\"Written by\" \/>\n\t<meta name=\"twitter:data1\" content=\"eeNews Europe\" \/>\n\t<meta name=\"twitter:label2\" content=\"Est. reading time\" \/>\n\t<meta name=\"twitter:data2\" content=\"8 minutes\" \/>\n<script type=\"application\/ld+json\" class=\"yoast-schema-graph\">{\"@context\":\"https:\/\/schema.org\",\"@graph\":[{\"@type\":\"Article\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/#article\",\"isPartOf\":{\"@id\":\"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/\"},\"author\":{\"name\":\"eeNews Europe\",\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#\/schema\/person\/9eff4051fa9dac8230052de45e32b0f4\"},\"headline\":\"Logiciel de conception pour FPGA\",\"datePublished\":\"2011-07-21T22:00:00+00:00\",\"dateModified\":\"2011-07-21T22:00:00+00:00\",\"mainEntityOfPage\":{\"@id\":\"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/\"},\"wordCount\":1670,\"publisher\":{\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#organization\"},\"keywords\":[\"PLDs\/FPGAs\/ASICs\"],\"articleSection\":[\"Nouveaux produits\"],\"inLanguage\":\"fr-FR\"},{\"@type\":\"WebPage\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/\",\"url\":\"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/\",\"name\":\"Logiciel de conception pour FPGA -\",\"isPartOf\":{\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#website\"},\"datePublished\":\"2011-07-21T22:00:00+00:00\",\"dateModified\":\"2011-07-21T22:00:00+00:00\",\"breadcrumb\":{\"@id\":\"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/#breadcrumb\"},\"inLanguage\":\"fr-FR\",\"potentialAction\":[{\"@type\":\"ReadAction\",\"target\":[\"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/\"]}]},{\"@type\":\"BreadcrumbList\",\"@id\":\"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/#breadcrumb\",\"itemListElement\":[{\"@type\":\"ListItem\",\"position\":1,\"name\":\"Home\",\"item\":\"https:\/\/www.ecinews.fr\/fr\/\"},{\"@type\":\"ListItem\",\"position\":2,\"name\":\"Logiciel de conception pour FPGA\"}]},{\"@type\":\"WebSite\",\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#website\",\"url\":\"https:\/\/www.eenewseurope.com\/en\/\",\"name\":\"EENewsEurope\",\"description\":\"Just another WordPress site\",\"publisher\":{\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#organization\"},\"potentialAction\":[{\"@type\":\"SearchAction\",\"target\":{\"@type\":\"EntryPoint\",\"urlTemplate\":\"https:\/\/www.eenewseurope.com\/en\/?s={search_term_string}\"},\"query-input\":\"required name=search_term_string\"}],\"inLanguage\":\"fr-FR\"},{\"@type\":\"Organization\",\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#organization\",\"name\":\"EENewsEurope\",\"url\":\"https:\/\/www.eenewseurope.com\/en\/\",\"logo\":{\"@type\":\"ImageObject\",\"inLanguage\":\"fr-FR\",\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#\/schema\/logo\/image\/\",\"url\":\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg\",\"contentUrl\":\"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg\",\"width\":283,\"height\":113,\"caption\":\"EENewsEurope\"},\"image\":{\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#\/schema\/logo\/image\/\"}},{\"@type\":\"Person\",\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#\/schema\/person\/9eff4051fa9dac8230052de45e32b0f4\",\"name\":\"eeNews Europe\",\"image\":{\"@type\":\"ImageObject\",\"inLanguage\":\"fr-FR\",\"@id\":\"https:\/\/www.eenewseurope.com\/en\/#\/schema\/person\/image\/fae8f0cb15861c4ae0ed4872e2c9fc22\",\"url\":\"https:\/\/secure.gravatar.com\/avatar\/5081509054e28b04ecd976976e723ce0?s=96&d=mm&r=g\",\"contentUrl\":\"https:\/\/secure.gravatar.com\/avatar\/5081509054e28b04ecd976976e723ce0?s=96&d=mm&r=g\",\"caption\":\"eeNews Europe\"}}]}<\/script>","yoast_head_json":{"title":"Logiciel de conception pour FPGA ...","description":"Lattice Semiconductor Corporation vient d'annoncer la version 1.3 de son logiciel de conception Lattice Diamond \u00a0pour les composants Lattice FPGA. Ces...","robots":{"index":"index","follow":"follow","max-snippet":"max-snippet:-1","max-image-preview":"max-image-preview:large","max-video-preview":"max-video-preview:-1"},"canonical":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/222111\/","og_locale":"fr_FR","og_type":"article","og_title":"Logiciel de conception pour FPGA","og_description":"Lattice Semiconductor Corporation vient d'annoncer la version 1.3 de son logiciel de conception Lattice Diamond \u00a0pour les composants Lattice FPGA. Ces utilisateurs vont b\u00e9n\u00e9ficier de nouvelles fonctionnalit\u00e9s importantes, incluant l'analyse de gigue d'horloge (clock jitter). Le logiciel Lattice Diamond 1.3 est d\u00e9sormais \u00e9galement int\u00e9gr\u00e9 aux outils de conception \u00e0 signaux mixtes PAC-Designer 6.1 de Lattice, fournissant un support de conception pour les composants programmables \u00e0 signaux mixtes Platform Manager de Lattice. De plus, le logiciel Lattice Diamond 1.3 a enrichi son support pour la famille de composants MachXO2 en fournissant des mod\u00e8les SSO et des flux de bits pour la production finale destin\u00e9s aux composants LCMXO2-1200 et LCMXO2-1200U, et en ajoutant le support pour l'encapsulation au niveau wafer pour le LCMXO2-2000U qui est n\u00e9cessaire pour les applications de fort volume et sensibles en co\u00fbt.","og_url":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/222111\/","og_site_name":"EENewsEurope","article_published_time":"2011-07-21T22:00:00+00:00","og_image":[{"width":2100,"height":1800,"url":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/import\/default\/files\/import\/eci2228_lattice.jpg","type":"image\/jpeg"}],"author":"eeNews Europe","twitter_card":"summary_large_image","twitter_misc":{"Written by":"eeNews Europe","Est. reading time":"8 minutes"},"schema":{"@context":"https:\/\/schema.org","@graph":[{"@type":"Article","@id":"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/#article","isPartOf":{"@id":"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/"},"author":{"name":"eeNews Europe","@id":"https:\/\/www.eenewseurope.com\/en\/#\/schema\/person\/9eff4051fa9dac8230052de45e32b0f4"},"headline":"Logiciel de conception pour FPGA","datePublished":"2011-07-21T22:00:00+00:00","dateModified":"2011-07-21T22:00:00+00:00","mainEntityOfPage":{"@id":"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/"},"wordCount":1670,"publisher":{"@id":"https:\/\/www.eenewseurope.com\/en\/#organization"},"keywords":["PLDs\/FPGAs\/ASICs"],"articleSection":["Nouveaux produits"],"inLanguage":"fr-FR"},{"@type":"WebPage","@id":"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/","url":"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/","name":"Logiciel de conception pour FPGA -","isPartOf":{"@id":"https:\/\/www.eenewseurope.com\/en\/#website"},"datePublished":"2011-07-21T22:00:00+00:00","dateModified":"2011-07-21T22:00:00+00:00","breadcrumb":{"@id":"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/#breadcrumb"},"inLanguage":"fr-FR","potentialAction":[{"@type":"ReadAction","target":["https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/"]}]},{"@type":"BreadcrumbList","@id":"https:\/\/www.ecinews.fr\/fr\/logiciel-de-conception-pour-fpga\/#breadcrumb","itemListElement":[{"@type":"ListItem","position":1,"name":"Home","item":"https:\/\/www.ecinews.fr\/fr\/"},{"@type":"ListItem","position":2,"name":"Logiciel de conception pour FPGA"}]},{"@type":"WebSite","@id":"https:\/\/www.eenewseurope.com\/en\/#website","url":"https:\/\/www.eenewseurope.com\/en\/","name":"EENewsEurope","description":"Just another WordPress site","publisher":{"@id":"https:\/\/www.eenewseurope.com\/en\/#organization"},"potentialAction":[{"@type":"SearchAction","target":{"@type":"EntryPoint","urlTemplate":"https:\/\/www.eenewseurope.com\/en\/?s={search_term_string}"},"query-input":"required name=search_term_string"}],"inLanguage":"fr-FR"},{"@type":"Organization","@id":"https:\/\/www.eenewseurope.com\/en\/#organization","name":"EENewsEurope","url":"https:\/\/www.eenewseurope.com\/en\/","logo":{"@type":"ImageObject","inLanguage":"fr-FR","@id":"https:\/\/www.eenewseurope.com\/en\/#\/schema\/logo\/image\/","url":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg","contentUrl":"https:\/\/www.ecinews.fr\/wp-content\/uploads\/2022\/02\/logo-1.jpg","width":283,"height":113,"caption":"EENewsEurope"},"image":{"@id":"https:\/\/www.eenewseurope.com\/en\/#\/schema\/logo\/image\/"}},{"@type":"Person","@id":"https:\/\/www.eenewseurope.com\/en\/#\/schema\/person\/9eff4051fa9dac8230052de45e32b0f4","name":"eeNews Europe","image":{"@type":"ImageObject","inLanguage":"fr-FR","@id":"https:\/\/www.eenewseurope.com\/en\/#\/schema\/person\/image\/fae8f0cb15861c4ae0ed4872e2c9fc22","url":"https:\/\/secure.gravatar.com\/avatar\/5081509054e28b04ecd976976e723ce0?s=96&d=mm&r=g","contentUrl":"https:\/\/secure.gravatar.com\/avatar\/5081509054e28b04ecd976976e723ce0?s=96&d=mm&r=g","caption":"eeNews Europe"}}]}},"authors":[{"term_id":1149,"user_id":22,"is_guest":0,"slug":"eenews-europe","display_name":"eeNews Europe","avatar_url":"https:\/\/secure.gravatar.com\/avatar\/5081509054e28b04ecd976976e723ce0?s=96&d=mm&r=g","0":null,"1":"","2":"","3":"","4":"","5":"","6":"","7":"","8":""}],"_links":{"self":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/222111"}],"collection":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts"}],"about":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/types\/post"}],"author":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/users\/22"}],"replies":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/comments?post=222111"}],"version-history":[{"count":0,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/posts\/222111\/revisions"}],"wp:featuredmedia":[{"embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/media\/222112"}],"wp:attachment":[{"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/media?parent=222111"}],"wp:term":[{"taxonomy":"category","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/categories?post=222111"},{"taxonomy":"post_tag","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/tags?post=222111"},{"taxonomy":"domains","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/domains?post=222111"},{"taxonomy":"author","embeddable":true,"href":"https:\/\/www.ecinews.fr\/fr\/wp-json\/wp\/v2\/ppma_author?post=222111"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}